1. Trang chủ
  2. » Luận Văn - Báo Cáo

Thực hành kỹ thuật số bài THỰC HÀNH số 3

10 16 1

Đang tải... (xem toàn văn)

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 10
Dung lượng 228,28 KB

Các công cụ chuyển đổi và chỉnh sửa cho tài liệu này

Nội dung

- Giúp sinh viên hiểu được các đầu vào và ra của cổng logic trên IC..  Các bước thực hiện: - Trên KIT D1 tìm các khối liên quan với sơ đồ trên hình 3.1, sau đó dùng dây nối đường màu đ

Trang 1

BÀI THỰC HÀNH SỐ 3

KHẢO SÁT CỔNG LOGIC

3.1 MỤC ĐÍCH

- Giúp sinh viên hiểu ứng dụng của diode và transitor cho cổng logic (DL – DTL)

- Giúp sinh viên hiểu được các đầu vào và ra của cổng logic trên IC

- Giúp sinh viên nắm được mức logic

3.2 THIẾT BỊ

1 KIT D1 KIT thực hành cổng logic 1

2 DC-5V Bộ nguồn DC 5V 1

3 VOM Đồng hồ đo vạn năng 1

4 Dây nối Dây nối lắp mạch …

5

3.3 NỘI DUNG THÍ NGHIỆM

Trước khi cung cấp nguồn cho KIT D1, hãy kiểm tra các IC trên KIT có bị cắm sai vị trí hay hư hỏng không và thực hiện thay thế

Cung cấp nguồn +5V DC cho KIT D1 Nếu khi cung cấp mà không có nguồn vào thì

ta nên kiểm tra và thay thế cầu chì trên KIT

3.3.1 Khảo sát cổng logic chuẩn DL – Mạch số 1

 Sơ đồ mạch thí nghiệm:

Hình 3.1 – Sơ đồ thí nghiệm mạch số 1

Trang 2

 Các bước thực hiện:

- Trên KIT D1 tìm các khối liên quan với sơ đồ trên hình 3.1, sau đó dùng dây nối

( đường màu đậm ) kết nối lại với nhau

- Thay đổi lần lượt mức logic [0] và [1] của SW1 vào ngõ A và SW2 vào ngõ B,

quan sát trạng thái của LED ( sáng hay tắt ) và điền vào bảng 3.1

- Dùng VOM ( chế độ đo áp DC ) đo điện áp tại Y và ghi vào bảng 3.1 Dựa vào

điện áp quyết định mức logic của Y tương ứng mức logic ngõ vào A và B

Bảng 3.1

SW1-A SW2 -B Trạng thái LED Đo điện áp tại Y Mức logic của Y

Lơ lửng Lơ lửng

3.3.2 Khảo sát cổng logic chuẩn DL – Mạch số 2

 Sơ đồ mạch thí nghiệm:

Hình 3.2 – Sơ đồ thí nghiệm mạch số 2

 Các bước thực hiện:

- Thực hiện lắp mạch trên KIT D1 cho sơ đồ hình 3.2

- Thực hiện tương tự như nội dung 3.3.1 và điền các giá trị vào bảng 3.2

Bảng 3.2

Trang 3

SW1-A SW2 -B Trạng thái LED Đo điện áp tại Y Mức logic của Y

lơ lửng lơ lửng

3.3.3 Khảo sát cổng logic chuẩn DTL – Mạch số 3

 Sơ đồ mạch thí nghiệm:

R C

4k7

D1

D2

R 1

Y

4k7

B

A [1]

[0]

[1]

SW1

2

1.0 kΩ LED +5V [1]

[0]

[1]

Hình 3.3 – Sơ đồ thí nghiệm mạch số 3

 Các bước thực hiện:

- Thực hiện lắp mạch trên KIT D1 cho sơ đồ hình 3.3

- Thực hiện tương tự như nội dung 3.3.1 và điền các giá trị vào bảng 3.3

Bảng 3.3

SW1-A SW2 -B Trạng thái LED Đo điện áp tại Y Mức logic của Y

Lơ lửng Lơ lửng

Trang 4

3.3.4 Khảo sát cổng logic chuẩn DTL – Mạch số 4

 Sơ đồ mạch thí nghiệm:

R C

4k7

D1

D2

R 1

Y

4k7

B

A

[1]

[0]

[1]

[0]

[1]

SW2

SW1

2

1.0 kΩ LED +5V [1]

[0]

[1]

+5V

Hình 3.4 – Sơ đồ thí nghiệm mạch số 4

 Các bước thực hiện:

- Thực hiện lắp mạch trên KIT D1 cho sơ đồ hình 3.4

- Thực hiện tương tự như nội dung 3.3.1 và điền các giá trị vào bảng 3.4

-

Bảng 3.4

SW1-A SW2 -B Trạng thái LED Đo điện áp tại Y Mức logic của Y

Lơ lửng Lơ lửng

3.3.5 Khảo sát cổng NOT

 Sơ đồ mạch thí nghiệm:

Hình 3.5 – Sơ đồ thí nghiệm khảo sát cổng NOT

Trang 5

 Các bước thực hiện:

- Trên KIT D1 tìm các khối liên quan với sơ đồ trên hình 3.5, sau đó dùng dây nối

( đường màu đậm ) kết nối lại với nhau

- Thay đổi lần lượt mức logic [0] và [1] của SW1 vào ngõ A quan sát trạng thái của

LED ( sáng hay tắt ) và điền vào bảng 3.5

- Dùng VOM ( chế độ đo áp DC ) đo điện áp tại Y và ghi vào bảng 3.5 Dựa vào

điện áp quyết định mức logic của Y tương ứng mức logic ngõ vào A

-

Bảng 3.5

SW1-A Trạng thái LED Đo điện áp tại Y Mức logic của Y

0

1

Lơ lửng

3.3.6 Khảo sát cổng AND 2 ngõ vào

 Sơ đồ mạch thí nghiệm:

Hình 3.6 – Sơ đồ thí nghiệm khảo sát cổng AND

 Các bước thực hiện:

- Thực hiện lắp mạch trên KIT D1 cho sơ đồ hình 3.6

- Trên KIT D1 tìm các khối liên quan với sơ đồ trên hình 3.6, sau đó dùng dây nối

( đường màu đậm ) kết nối lại với nhau

- Thay đổi lần lượt mức logic [0] và [1] của SW1 vào ngõ A và mức logic của

SW2 vào ngõ B, quan sát trạng thái của LED ( sáng hay tắt ) và điền vào bảng 1.6

- Dùng VOM ( chế độ đo áp DC ) đo điện áp tại Y và ghi vào bảng 1.6 Dựa vào

điện áp quyết định mức logic của Y tương ứng mức logic ngõ vào A

-

Bảng 3.6

Trang 6

SW1-A SW2 -B Trạng thái LED Đo điện áp tại Y Mức logic của Y

Lơ lửng Lơ lửng

Lơ lửng 0

Lơ lửng 1

3.3.7 Khảo sát cổng OR 2 ngõ vào

 Sơ đồ mạch thí nghiệm:

Hình 3.7 – Sơ đồ thí nghiệm khảo sát cổng OR

 Các bước thực hiện:

- Thực hiện lắp mạch trên KIT D1 cho sơ đồ hình 3.7

- Thực hiện tương tự như nội dung 3.3.6 và điền các giá trị vào bảng 3.7

-

Bảng 3.7

SW1-A SW2 -B Trạng thái LED Đo điện áp tại Y Mức logic của Y

Lơ lửng Lơ lửng

Lơ lửng 0

Lơ lửng 1

Trang 7

3.3.8 Khảo sát cổng NAND 2 ngõ vào

 Sơ đồ mạch thí nghiệm:

Hình 3.8 – Sơ đồ thí nghiệm khảo sát cổng NAND

 Các bước thực hiện:

- Thực hiện lắp mạch trên KIT D1 cho sơ đồ hình 3.8

- Thực hiện tương tự như nội dung 3.3.6 và điền các giá trị vào bảng 3.8

-

Bảng 3.7

SW1-A SW2 -B Trạng thái LED Đo điện áp tại Y Mức logic của Y

Lơ lửng Lơ lửng

Lơ lửng 0

Lơ lửng 1

3.3.9 Khảo sát cổng NOR 2 ngõ vào

 Sơ đồ mạch thí nghiệm: Như hính 3.9

Hình 3.9 – Sơ đồ thí nghiệm khảo sát cổng NOR

Trang 8

 Các bước thực hiện:

- Thực hiện lắp mạch trên KIT D1 cho sơ đồ hình 3.9

- Thực hiện tương tự như nội dung 3.3.6 và điền các giá trị vào bảng 3.9

-

Bảng 3.9

SW1-A SW2 -B Trạng thái LED Đo điện áp tại Y Mức logic của Y

Lơ lửng Lơ lửng

Lơ lửng 0

Lơ lửng 1

3.3.10 Khảo sát cổng EX-OR 2 ngõ vào

Sơ đồ mạch thí nghiệm:

Hình 3.10 – Sơ đồ thí nghiệm khảo sát cổng NOR

 Các bước thực hiện:

- Thực hiện lắp mạch trên KIT D1 cho sơ đồ hình 3.10

- Thực hiện tương tự như nội dung 3.3.6 và điền các giá trị vào bảng 3.10

Bảng 3.10

SW1-A SW2 -B Trạng thái LED Đo điện áp tại Y Mức logic của Y

Lơ lửng Lơ lửng

Lơ lửng 0

Lơ lửng 1

Trang 9

3.3.11 Khảo sát ứng dụng của cổng logic – Mạch 1

 Các bước thực hiện:

- Cho hàm Boolean F(A,B,C) = ………

( GVHD cho trên lớp) - Vẽ hàm boolean trên bằng cổng logic

- Thực hiện lắp mạch trên KIT D1 cho sơ đồ logic đã thiết kế

- Thay đổi trạng thái các biến ngõ vào A,B,C và lập bảng chân trị

Bảng 3.11

A B C Ngõ ra của hàm

0 0 0

0 0 1

0 1 0

0 1 1

1 0 0

1 0 1

1 1 0

1 1 1

Trang 10

3.3.12 Khảo sát ứng dụng của cổng logic –Mạch 2

 Các bước thực hiện:

- Cho sơ đồ mạch logic sau : ( GVHD cho trên lớp )

- Thực hiện lắp mạch trên KIT D1 cho sơ đồ logic đã thiết kế

- Thay đổi trạng thái các biến ngõ vào A,B,C và lập bảng chân trị

Bảng 3.12

A B C Ngõ ra của hàm

0 0 0

0 0 1

0 1 0

0 1 1

1 0 0

1 0 1

1 1 0

1 1 1

Ngày đăng: 14/09/2022, 16:07

HÌNH ẢNH LIÊN QUAN

Hình 3.1 – Sơ đồ thí nghiệm mạch số 1 - Thực hành kỹ thuật số bài THỰC HÀNH số 3
Hình 3.1 – Sơ đồ thí nghiệm mạch số 1 (Trang 1)
BÀI THỰC HÀNH SỐ 3 - Thực hành kỹ thuật số bài THỰC HÀNH số 3
3 (Trang 1)
Hình 3.3 – Sơ đồ thí nghiệm mạch số 3 - Thực hành kỹ thuật số bài THỰC HÀNH số 3
Hình 3.3 – Sơ đồ thí nghiệm mạch số 3 (Trang 3)
Hình 3.4 – Sơ đồ thí nghiệm mạch số 4 - Thực hành kỹ thuật số bài THỰC HÀNH số 3
Hình 3.4 – Sơ đồ thí nghiệm mạch số 4 (Trang 4)
Hình 3.7 – Sơ đồ thí nghiệm khảo sát cổng OR - Thực hành kỹ thuật số bài THỰC HÀNH số 3
Hình 3.7 – Sơ đồ thí nghiệm khảo sát cổng OR (Trang 6)
Hình 3.8 – Sơ đồ thí nghiệm khảo sát cổng NAND - Thực hành kỹ thuật số bài THỰC HÀNH số 3
Hình 3.8 – Sơ đồ thí nghiệm khảo sát cổng NAND (Trang 7)

TỪ KHÓA LIÊN QUAN

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN

w