Số đầu vào dữ liệu bằng 2n, với n là số đầu vào điều khiển C.. Số đầu vào nhiều hơn số đầu raCâu 11: Mạch giải mã BCD sang 7 đoạn loại catod chung như hình 3.13.. Để X kết nối với Y2 phả
Trang 1A Y0 = 0, Y1 = 1
B Y0 = 0, Y1 = 0
C Y0 = 1, Y1 = 1
D Y0 = 1, Y1 = 0
Trang 2Câu 6: Cho mạch mã hoá nhị phân 4 -2 Khi X2 = 1 (Mã hóa X2) thì:
A Y0 = 0, Y1 = 1
B Y0 = 0, Y1 = 0
C Y0 = 1, Y1 = 1
D Y0 = 1, Y1 = 0Câu7: Cho mạch mã hoá nhị phân 4 -2 Khi X3 = 1 (Mã hóa X3) thì:
A Y0 = 0, Y1 = 1
B Y0 = 0, Y1 = 0
C Y0 = 1, Y1 = 1
D Y0 = 1, Y1 = 0Câu 8: Mạch cộng nửa tổng có biểu thức số nhớ C ở đầu ra:
A C = A + B
B C = A B
C C = A B +A B
D C = A BCâu 9: Mạch cộng nửa tổng có biểu thức số tổng S ở đầu ra:
B Số đầu vào dữ liệu bằng 2n, với n là số đầu vào điều khiển
C Số đầu vào ít hơn số đầu ra
Trang 3D Số đầu vào nhiều hơn số đầu ra
Câu 11: Mạch giải mã BCD sang 7 đoạn loại catod chung như hình 3.13
Trong đó A – D là 4 đầu vào dữ liệu (A là MSB); a – g là 7 đầu ra
Khi ABCD = 0010 thì trạng thái đầu ra là:
A abcdefg=0010010
B abcdefg=1101101
C abcdefg=0110011
D abcdefg=1001100Câu 12: Cho mạch phân kênh 1→ 8 Trong đó X là kênh tín hiệu vào, Y0 – Y7 là 8 kênh tínhiệu ra; A,BC là tín hiệu điều khiển (A là MSB); E là đầu vào cho phép
Để X kết nối với Y2 phải điều khiển như sau:
A E=0 ; ABC=010
B E=0 ; ABC=101
C E=1 ; ABC=010
D E=1 ; ABC=101Câu 13: Cho mạch phân kênh 1→ 8 Trong đó X là kênh tín hiệu vào, Y0 – Y7 là 8 kênh tínhiệu ra; A,BC là tín hiệu điều khiển (A là MSB); E là đầu vào cho phép
Để X kết nối với Y0 phải điều khiển như sau:
Trang 4A E=0 ; ABC=010
B E=0 ; ABC=101
C E=1 ; ABC=000
D E=1 ; ABC=101Câu 14: Cho mạch phân kênh 1→ 8 Trong đó X là kênh tín hiệu vào, Y0 – Y7 là 8 kênh tínhiệu ra; A,BC là tín hiệu điều khiển (A là MSB); E là đầu vào cho phép
Để X kết nối với Y1 phải điều khiển như sau:
A E=0 ; ABC=010
B E=0 ; ABC=101
C E=1 ; ABC=001
D E=1 ; ABC=101Câu 15: Cho mạch phân kênh 1→ 8 Trong đó X là kênh tín hiệu vào, Y0 – Y7 là 8 kênh tínhiệu ra; A,BC là tín hiệu điều khiển (A là MSB); E là đầu vào cho phép
Để X kết nối với Y3 phải điều khiển như sau:
A E=0 ; ABC=010
B E=0 ; ABC=101
C E=1 ; ABC=011
D E=1 ; ABC=101
Trang 5Câu 16: Cho mạch phân kênh 1→ 8 Trong đó X là kênh tín hiệu vào, Y0 – Y7 là 8 kênh tínhiệu ra; A,BC là tín hiệu điều khiển (A là MSB); E là đầu vào cho phép
Để X kết nối với Y4 phải điều khiển như sau:
A E=0 ; ABC=010
B E=0 ; ABC=101
C E=1 ; ABC=001
D E=1 ; ABC=100Câu 17: Cho mạch phân kênh 1→ 8 Trong đó X là kênh tín hiệu vào, Y0 – Y7 là 8 kênh tínhiệu ra; A,BC là tín hiệu điều khiển (A là MSB); E là đầu vào cho phép
Để X kết nối với Y5 phải điều khiển như sau:
A E=0 ; ABC=010
B E=0 ; ABC=101
C E=1 ; ABC=101
D E=1 ; ABC=100Câu 18: Cho mạch phân kênh 1→ 8 Trong đó X là kênh tín hiệu vào, Y0 – Y7 là 8 kênh tínhiệu ra; A,BC là tín hiệu điều khiển (A là MSB); E là đầu vào cho phép
Để X kết nối với Y6 phải điều khiển như sau:
Trang 6A E=0 ; ABC=010
B E=0 ; ABC=101
C E=1 ; ABC=110
D E=1 ; ABC=101Câu 19: Cho mạch phân kênh 1→ 8 Trong đó X là kênh tín hiệu vào, Y0 – Y7 là 8 kênh tínhiệu ra; A,BC là tín hiệu điều khiển (A là MSB); E là đầu vào cho phép
Để X kết nối với Y7 phải điều khiển như sau:
A E=0 ; ABC=010
B E=0 ; ABC=101
C E=1 ; ABC=111
D E=1 ; ABC=101Câu 20: Bộ phân kênh 1 sang 2n có:
A 2n đầu vào
B n đầu vào
C 2n đầu ra
D (2n – 1) đầu raCâu 21: Mạch tổ hợp có 4 đầu vào là A, B, C, D (với A là MSB và D là LSB) và 1 đầu ra là Y
Y= 1: Nếu giá trị thập phân tương đương của đầu vào nhỏ hơn 10
Y=0: Ngược lại
Rút gọn biểu thức đầu ra:
A Y =A+A B.C
B Y =A+B.C
C Y =A.B+A.B+B.C
D Y = A+B.C
Câu 22: Bộ cộng 1 bít đầy đủ (FA) là bộ cộng:
Trang 7B 2 đầu vào, 1 đầu ra D 3 đầu vào, 2 đầu ra
Câu 23: Cho mạch so sánh 1 bít như hình 3.39:
A Y2 = A.B
B Y2 = A.B+ A.B
C Y2 = A.B+ A.B
D Y2 = A.B
Câu24: Cho mạch phân kênh DeMux: A, B: Tín hiệu điều khiển (A là MSB)
Nếu A=1; B=0, X=1; E = 1 Đầu ra có giá trị là:
A Y0 = 1
B Y1 = 1
C Y2 = 1
D Y3 = 1Câu 25: Cho mạch giải mã nhị phân 2 sang 4 A, B là 2 đầu vào (A là MSB); Y0 – Y3 là các đầu ra Để Y0 ở mức tích cực và Y0, Y1, Y2 ở mức thụ động thì:
A AB =11
B AB =00
C AB =00
D AB =11Câu 26: Cho mạch giải mã nhị phân 2 sang 4 A, B là 2 đầu vào (A là MSB); Y0 – Y3 là các đầu ra Để Y1 ở mức tích cực và Y0, Y1, Y2 ở mức thụ động thì:
Trang 9Câu 30: Cho mạch phân kênh DeMux A, B là các tín hiệu điều khiển (A là MSB); E là tín hiệu chọn Nếu A = 1, B=1; E = 0 thì:
a. Y = I0
b. Y = I1
c Y = I3
d MUX không hoạt động
Câu 33: Cho mạch dồn kênh 4 sang 1, trong đó I0 – I3 là 4 tín hiệu vào, A và B là các tín
Trang 10hiệu điều khiển (với A là MSB), Y là đầu ra Nếu E = 1 và AB=01 thì :
a Y = I0
b Y = I1
c Y = I3
d MUX không hoạt động
Câu 34: Cho mạch dồn kênh 4 sang 1, trong đó I0 – I3 là 4 tín hiệu vào, A và B là các tín hiệu điều khiển (với A là MSB), Y là đầu ra Nếu E = 1 và AB=10 thì :
a. Y = I0
b. Y = I1
c Y = I2
d MUX không hoạt động
Câu 35: Cho mạch dồn kênh 4 sang 1, trong đó I0 – I3 là 4 tín hiệu vào, A và B là các tín hiệu điều khiển (với A là MSB), Y là đầu ra Nếu E = 1 và AB=11 thì :
Trang 11d MUX không hoạt động
Câu 37: Cho sơ đồ mạch logic như hình 2.9 Biểu thức đại số của Y là:
Trang 12A Y = A.B
B Y = A+B
C Y =A.B
D Y =A+B
Câu 39: Bộ dồn kênh 2n sang 1 có:
A 2n tín hiệu điều khiển
B 2n đầu vào dữ liệu
C 2n đầu vào dữ liệu và điều khiển
D 2n đầu vào dữ liệu, điều khiển và cho phép
Câu 40: Bộ dồn kênh có n đầu vào điều khiển, m đầu vào dữ liệu thì:
A m = n
B m = 2
C m = 2n
D m = (2n – 1)Câu 41: Bộ dồn kênh (MUX) sử dụng n đầu vào điều khiển sẽ có:
a Có 1 đầu vào dữ liệu và 2n đầu ra
b Có 2n đầu vào dữ liệu và 1 đầu ra
c Có n đầu vào dữ liệu và 1 đầu ra
d Có 1 đầu vào dữ liệu và n đầu ra
Câu 42: Cho IC giải mã 74138 như hình 3.22:
A Đây là IC giải mã từ 3 sang 8
B Đây là IC giải mã từ 6 sang 8
C Đây là IC giải mã từ 8 sang 6
D Đây là IC giải mã từ 8 sang 3
Câu 43 : Mạch giải mã BCD sang 7 đoạn loại Cathode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=0000 thì trạng thái đầu ra là:
Trang 13A abcdefg=1111001
B abcdefg=1111110
C abcdefg=1011111
D abcdefg=0100000Câu 44 : Mạch giải mã BCD sang 7 đoạn loại Cathode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=0001 thì trạng thái đầu ra là:
A abcdefg=1111001
B abcdefg=0110000
C abcdefg=1011111
D abcdefg=0100000Câu 45 : Mạch giải mã BCD sang 7 đoạn loại Cathode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=0010 thì trạng thái đầu ra là:
A abcdefg=1101101
B abcdefg=1111110
C abcdefg=1011111
D abcdefg=0100000Câu 46 : Mạch giải mã BCD sang 7 đoạn loại Cathode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=0011 thì trạng thái đầu ra là:
Trang 14A abcdefg=1111001
B abcdefg=1111110
C abcdefg=1011111
D abcdefg=0100000Câu 47 : Mạch giải mã BCD sang 7 đoạn loại Cathode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=0100 thì trạng thái đầu ra là:
A abcdefg=1101101
B abcdefg=1111110
C abcdefg=1011111
D abcdefg=0110011Câu 48 : Mạch giải mã BCD sang 7 đoạn loại Cathode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=0101 thì trạng thái đầu ra là:
A abcdefg=1101101
B abcdefg=1111110
C abcdefg=1011111
D abcdefg=1011011Câu 49 : Mạch giải mã BCD sang 7 đoạn loại Cathode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=0110 thì trạng thái đầu ra là:
Trang 15A abcdefg=1011101
B abcdefg=1111110
C abcdefg=1011111
D abcdefg=0100000Câu 50 : Mạch giải mã BCD sang 7 đoạn loại Cathode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=0111 thì trạng thái đầu ra là:
A abcdefg=1110000
B abcdefg=1111110
C abcdefg=1011111
D abcdefg=0100000Câu 51 : Mạch giải mã BCD sang 7 đoạn loại Cathode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=1000 thì trạng thái đầu ra là:
A abcdefg=1111111
B abcdefg=1111110
C abcdefg=1011111
D abcdefg=0100000Câu 52 : Mạch giải mã BCD sang 7 đoạn loại Cathode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=1001 thì trạng thái đầu ra là:
Trang 16A abcdefg=1101101
B abcdefg=1111011
C abcdefg=1011111
D abcdefg=0100000Câu 53 : Mạch giải mã BCD sang 7 đoạn loại Anode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=0000 thì trạng thái đầu ra là:
A abcdefg=1111001
B abcdefg=0000001
C abcdefg=1011111
D abcdefg=0100000Câu 54: Mạch giải mã BCD sang 7 đoạn loại Anode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=0001 thì trạng thái đầu ra là:
A abcdefg=1111001
B abcdefg=1001111
C abcdefg=1011111
D abcdefg=0100000Câu 55 : Mạch giải mã BCD sang 7 đoạn loại Anode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=0010 thì trạng thái đầu ra là:
Trang 17A abcdefg=1111001
B abcdefg=1001111
C abcdefg=0010010
D abcdefg=0100000Câu 56 : Mạch giải mã BCD sang 7 đoạn loại Anode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=0011 thì trạng thái đầu ra là:
A abcdefg=1111001
B abcdefg=0000110
C abcdefg=1011111
D abcdefg=0100000Câu 57: Mạch giải mã BCD sang 7 đoạn loại Anode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=0100 thì trạng thái đầu ra là:
A abcdefg=1111001
B abcdefg=1001111
C abcdefg=1011111
D abcdefg=1001100Câu 58 : Mạch giải mã BCD sang 7 đoạn loại Anode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=0101 thì trạng thái đầu ra là:
Trang 18A abcdefg=1111001
B abcdefg=0100100
C abcdefg=1011111
D abcdefg=0100000Câu 59 : Mạch giải mã BCD sang 7 đoạn loại Anode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=0110 thì trạng thái đầu ra là:
A abcdefg=1111001
B abcdefg=1001111
C abcdefg=1011111
D abcdefg=0100000Câu 60 : Mạch giải mã BCD sang 7 đoạn loại Anode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=0111 thì trạng thái đầu ra là:
A abcdefg=1111001
B abcdefg=0001111
C abcdefg=1011111
D abcdefg=0100000Câu 61: Mạch giải mã BCD sang 7 đoạn loại Anode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=1000 thì trạng thái đầu ra là:
Trang 19A abcdefg=1111001
B abcdefg=1001111
C abcdefg=0000000
D abcdefg=0100000Câu 62 : Mạch giải mã BCD sang 7 đoạn loại Anode chung; A, B, C, D là 4 đầu vào (A là MSB); a – g là 7 đầu ra Khi ABCD=1001 thì trạng thái đầu ra là:
A abcdefg=1111001
B abcdefg=0000100
C abcdefg=1011111
D abcdefg=0100000Câu 63: Thực hiện mạch tổ hợp chuyển đổi mã nhị phân 4 bit sang mã hiển thị trên LED 7 đoạn Anode chung theo hình Xác định biểu thức hàm boole cho đoạn g:
Trang 22a F (A , B , C , D) = ∑ (0 , 2 , 6 , 8) N = (10 , 11 , 12 , 13 , 14 , 15)
b F (A , B , C , D) = ∑ (0 , 4 , 5 , 6 , 8 , 9) N = (10 , 11 , 12 , 13 , 14 , 15)
c F (A , B , C , D) = ∑ (2 , 3 , 4 , 5 , 6 , 8 , 9) N = (10 , 11 , 12 , 13 , 14 , 15)
d F (A , B , C , D) = ∑ (0 , 2 , 3 , 5 , 6 , 8 , 9) N = (10 , 11 , 12 , 13 , 14 , 15)Câu 73: Thực hiện mạch tổ hợp chuyển đổi mã nhị phân 4 bit sang mã hiển thị trên LED 7 đoạn Cathode chung theo hình sau Xác định biểu thức hàm boole cho đoạn d:
Trang 23a F (A , B , C , D) = ∑ (0 , 2 , 6 , 8) N = (10 , 11 , 12 , 13 , 14 , 15)
b F (A , B , C , D) = ∑ (0 , 4 , 5 , 6 , 8 , 9) N = (10 , 11 , 12 , 13 , 14 , 15)
c F (A , B , C , D) = ∑ (2 , 3 , 4 , 5 , 6 , 8 , 9) N = (10 , 11 , 12 , 13 , 14 , 15)
d F (A , B , C , D) = ∑ (0 , 2 , 3 , 5 , 6 , 8 , 9) N = (10 , 11 , 12 , 13 , 14 , 15) Câu 74: Thực hiện mạch tổ hợp chuyển đổi mã nhị phân 4 bit sang mã hiển thị trên LED 7 đoạn Cathode chung theo hình sau Xác định biểu thức hàm boole cho đoạn c:
Trang 24a F (A , B , C , D) = ∑(0 , 2 , 3 , 5 , 6 , 7 , 8 , 9) N = (10 , 11 , 12 , 13 , 14 , 15)
b F (A , B , C , D = ∑ (0 , 1 , 2 , 3 , 4 , 7 , 8 , 9) N = (10 , 11 , 12 , 13 , 14 , 15)
c F (A , B , C , D = ∑ (0 , 1 , 3 , 4 , 5 , 6 , 7 , 8 , 9) N = (10 , 11 , 12 , 13 , 14 , 15)
d F (A , B , C , D = ∑ (0 , 2 , 3 , 5 , 6 , 8 , 9) N = 1(0 , 11 , 12 , 13 , 14 , 15)
Câu 77: Muốn giải mã BCD ra mã 7 thanh cần dùng bao nhiêu đầu vào và bao nhiêu đầu ra:
a 4 đầu vào mã BCD và 7 đầu ra mã 7 thanh (Đ)
b 3 đầu vào mã BCD và 5 đầu ra mã 7 thanh
c 5 đầu vào mã BCD và 7 đầu ra mã 7 thanh
d 4 đầu vào mã BCD và 6 đầu ra mã 7 thanh
Câu 78: Chỉ ra bảng chân lý của bộ cộng nhị phân 1 bít đầy đủ
Trang 25Câu 79: Cho sơ đồ mạch logic như hình 2.21 Biểu thức đại số của Y là:
A Y = A B C D
B Y = A + B + C + D
C Y =
D Y = A + B + C + Câu 80: Trong các hình vẽ sau, hình nào là sơ đồ bộ cộng nửa tổng thực hiện bằng cổng logic:
A Hình (a)
B Hình (b)
C Hình (c)
D Hình (d)Câu 81: Cho mạch logic như hình 2.42 Đầu ra Y = A khi:
Trang 26A b1b2b3 = 001
B b1b2b3 = 011
C b1b2b3 = 110
D b1b2b3 = 101Câu 82: Cho LED 7 đoạn A chung, muốn hiển thị số 0 thì những thanh nào sáng?
Trang 27Câu 93: Phát biểu nào sau đây là đúng với mã BCD:
A Là bộ mã hóa nhị phân nhưng chỉ sử dụng 4 bít để mã hóa 10 chữ số thập phân 0->9
B Là bộ mã hóa nhị phân nhưng chỉ sử dụng 3 bít để mã hóa 10 chữ số thập phân 0->9
C Là bộ mã hóa sử dụng 4 bít để mã hóa số thập phân 1->10
D Là bộ mã hóa sử dụng 3 bít để mã hóa số thập phân 0->8
Câu 94: Phát biểu nào sau đây là đúng với mã Gray:
A Là loại mã không có trọng số, các từ mã kế cận nhau chỉ khác nhau một biến số
Trang 28A 3 đầu vào 7 đầu ra
B 2 đầu vào 7 đầu ra
C 4 đầu vào 7 đầu ra
D 3 đầu vào 5 đầu raCâu 99: Hình 4-17 biểu diễn 2 Led 7 đoạn đặt gần nhau Dải đếm thập phân của hình này là:
A Từ 00 đến 99
B Từ 00 đến 100
C Từ 00 đến FF
D Từ 0 đến 9