- BC: Mạch đa hài đơn ổn dung cổng logic NAND, kích bằng xung hẹp ở mức 0.. Tín hiệu ra là một xung vuông ở mức 0.. - CD: Mạch phát hiện cạnh lên, tạo xung hẹp hướng dương.
Trang 16.2- Cho mạch điện như hình (H.6.19) (kiểm tra lại nhe tôi làm
có nhiều chỗ không hiểu chỉ dựa vào sách làm không đóa)
R 2
C 3
1 8 0 K
0
R 3
R
0
C 1
1 2
0
D 1 2
3
0 , 4 7 u F
0
0
E
L M 5 5 5
3
5 2
6 7
O U T
C V
T R G
T H R
D S C H G
R 1
C 1
2 3
A
1
2
R
0
C 2
1 0 4
1 2
3
Cho biết
a- Hãy nêu tên các đoạn mạch AB, BC, CD, DE
b- Hãy vẽ dạng tin hiệu tại A, B, C, D, E khi ấn khóa K tại t = t1, nhả khóa K tại
t = t2
c- Tính độ rộng xung sinh ra tại E
(Vẽ dạng tín hiệu tại các điểm trên đồ thị như hình(H.6.20) )
Giải
a- Tên của các đoạn mạch AB, BC, CD, DE:
- AB: Mạch phát hiện cạnh xuống, tạo xung hẹp hướng âm
- BC: Mạch đa hài đơn ổn dung cổng logic (NAND), kích bằng xung hẹp ở mức 0 Tín hiệu ra là một xung vuông ở mức 0
- CD: Mạch phát hiện cạnh lên, tạo xung hẹp hướng dương
- DE: Mạch đa hài đơn ổn dung IC định thời 555, kích bằng xung hẹp ở mức 1
b- Dạng tín hiệu tại các điểm A, B, C, D, E khi ấn khóa K tại t = t1, nhả khóa tại t=t2
A B E
t’
t2
t1
t1
t1
A
B
C
tx t’
t’
E D
Trang 2V C C
+
A N D 2 1 2 3
S W 1
+
E
+
N E 5 5 5
3 7
6
T R C V
Q
D I S
T H R
R 3
R E S I S T O R
1
1
+
1 2
V C C
V C C
V C C
B
N E 5 5 5
3 7
6
T R C V
Q
D I S
T H R
C D
c- Độ rộng xung sinh ra tại E:
=> tx = RCLn3 = 1,1RC
tx = 1,1x180x103x0,47x10-6 (s)
tx = 93x10-3 (s)
7.4- Hãy vẽ sơ đồ chi tiết của một mạch điện có sơ đồ khối như sau:
Giản đồ thời gian
GIẢI
Contact
chống dội
Mạch phát hiện sự
Mạch dao động
đa hài phi ổn dung IC 555
D
E
t
t
t
t2
A
t
1
B
t
1
t
2
t2
t1 C
t D
t D