1. Trang chủ
  2. » Kỹ Thuật - Công Nghệ

chuong 6 1

11 21 0

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 11
Dung lượng 297,79 KB

Các công cụ chuyển đổi và chỉnh sửa cho tài liệu này

Nội dung

Chương 6: PHÂN CỰC CHO TRASISTOR TRƯỜNG FET BỘ GIÁO DỤC VÀO ĐÀO TẠO ĐH Sư Phạm Kỹ Thuật TP.HCM KHOA ĐIỆN – ĐIỆN TỬ Bộ Môn Cơ Sở Kỹ Thuật Điện... Giới thiệuYêu cầu: Tìm điểm làm việc tĩnh

Trang 1

Chương 6: PHÂN CỰC CHO TRASISTOR TRƯỜNG FET

BỘ GIÁO DỤC VÀO ĐÀO TẠO

ĐH Sư Phạm Kỹ Thuật TP.HCM

KHOA ĐIỆN – ĐIỆN TỬ

Bộ Môn Cơ Sở Kỹ Thuật Điện

Trang 2

6.1 Giới thiệu

Yêu cầu: Tìm điểm làm việc tĩnh Q(IDQ, VDSQ)

Mối quan hệ tổng quát có thể áp dụng để phân tích dc tính toán phân cực

cho các mạch khuếch đai:

Trang 3

6.2.1 Mạch phân cực cố định

R D

C 1

Vi

V GG

R G 1M

VO

C 2

NJFET

G

D

S

I S

I D

VDD

IG = 0, ID= IS

VDS = VDD – ID.RD

2

D DSS

P

V

V

Mạch vòng GS

Thế (*) vào phương trình Shockley

Mạch vòng DS

(*)

II D

Trang 4

6.2.2 Mạch tự phân cực

R D

C 1

Vi

R G 1M

VO

C 2

NJFET

G

D

S

I D

R S

I S

V DD

VDS = VDD – ID.(RD+RS)

.

GS D S

IG = 0, ID= IS

Mạch vòng GS

2

D DSS

P

V

V

Thế VGS vào phương trình Shockley

Mạch vòng DS

Chọn nghiệm thoả 0  ID  IDSS

VP  VGS  0

II D1 , I D2

Trang 5

6.2.3 Mạch phân cực dùng cầu phân áp

R D

C 1

Vi

R 2

VO

C 2

NJFET

G

D

S

I D

R S

I S

R 1

V DD

VDS = VDD – ID.(RD+RS)

2

D DSS

P

V

V

2

R

VGS    I RD. SVG

IG = 0, ID= IS

Thế VGS vào phương trình Shockley

Mạch vòng DS

Chọn nghiệm thoả 0  ID  IDSS

VP  VGS  0

II D1 , I D2

Trang 6

Đường tải DC (DCLL-DCLoad Line)

Xây dựng bằng cách áp dụng ĐL Kirchhoff cho mạch vòng DS

•Xét đáp ứng DC

tụ

tụ   hở hở mạch mạch Vi= 0

Mạch vòng DS

-V DD + I D R D + V DS + I S R S = 0

(DCLL)

DS S

D S

D

DD

R R

R R

V I

Vdd

R G

R D

R S

R L

V o

V i

Trang 7

Đường tải AC (ACLL-AC Load Line)

 Biểu diễn quan hệ

iD= f(vDS)|(AC+ DC)

•Xét đáp ứng ac:

tụ

tụ   ngắn ngắn mạch mạch,

VDD= 0 = 0   mass mass

ac ac

DSQ DQ

R R

V I

Với Rac= RS + RD//RL

R L

S

(ACLL)

Trang 8

6.3.Mạch phân cực cho MOSFEET

2

D DSS

V

II G = 0

0  I D

V P   V V GS II D = I S

R

D

C

1

Vi

V GG

R G 1M

V

O

C

2 G

D

S

VDD

R D

C

1

G

1M

V

O

C

2

NJFE T

G D

S

R S

V DD

R

D

C

1

Vi

R 2

VO

C

2

NJFE T

G D

S

I

D

R

S

R 1

V DD

Tương tự như JFET, D-MOSFET cũng dùng các dạng mạch phân cực: Cố định, Tự phân cực, Phân cực dùnng cầu phân áp

Lưu ý:

6.3.1.D

6.3.1.D MOSFEET MOSFEET

Trang 9

D

G

R G

R D

V DD

V I

V O

Mạch phân cực hồi tiếp

I G = 0  V D = V G

V DS = V GS

Thế (*) vào phương trình

I D1 , I D2

Thế vào (*) chọn nghiệm I D sao cho V T  V GS

(*)

Mạch vòng DS

6.3.2 E

Trang 10

Mạch phân cực dùng cầu phân áp

I G = 0 

Thế (*) vào phương trình

I D1 , I D2

Thế vào (*) chọn nghiệm I D sao cho V T  V GS

(I D = I S )

(*)

Mạch vòng DS

S

D G

R S

V O

V DD

R D

R 2

R 1

V I

6.3.2 E

Ngày đăng: 18/03/2020, 12:08

w