1. Trang chủ
  2. » Luận Văn - Báo Cáo

BÁO cáo THỰC NGHIỆM môn THỰC tập điện tử số CỔNG LOGIC(1) ĐỊNH NGHĨA – PHÂN LOẠI – đặc TRƯNG

24 6 0

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Tiêu đề Cổng Logic(1) Định Nghĩa – Phân Loại – Đặc Trưng
Tác giả Nguyễn Thị Trang, Nguyễn Duy Đạt
Người hướng dẫn ThS. Trần Như Chí, ThS. Hoàng Bảo Anh
Trường học Trường Đại Học Công Nghệ
Chuyên ngành Thực Tập Điện Tử Số
Thể loại báo cáo
Năm xuất bản 2022
Thành phố Hà Nội
Định dạng
Số trang 24
Dung lượng 508,62 KB

Các công cụ chuyển đổi và chỉnh sửa cho tài liệu này

Nội dung

Khảo sát nguyên lý hoạt động của cổng không đảo với collector O.C... - Định nghĩa về cổng không đảo : Cổng không đảo là cổng cachhs ly và nâng dòng cho tải - Công thức đại số logic cho c

Trang 1

TRƯỜNG ĐẠI HỌC CÔNG NGHỆ KHOA ĐIỆN TỬ - VIỄN THÔNG

BÁO CÁO THỰC NGHIỆM MÔN: THỰC TẬP ĐIỆN TỬ SỐ

Lớp : ELT3103_45 Giảng viên HD: ThS Trần Như Chí

ThS Hoàng Bảo Anh

Họ và tên :Nguyễn Thị Trang

Nguyễn Duy Đạt MSV: 20021588

20021510

TIEU LUAN MOI download : skknchat123@gmail.com moi nhat

Trang 2

ĐỊNH NGHĨA – PHÂN LOẠI – ĐẶC TRƯNG

1.1 Yếu tố logic chứa 1 bít thông tin

thái

Ký hiệu toán học

Trang 3

BAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNG

Trang 4

Công tắc LS8 Lối vào A Lối ra C

- Viết công thức đại số logic cho cổng đảo : f = 𝐴̅

- Trường hợp lối vào bỏ lửng tương ứng với trạng thái của lối vào A = 0

3 Khảo sát nguyên lý hoạt động của cổng không đảo với collector (O.C Open collector)

Trang 5

BAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNG

Trang 6

- Định nghĩa về cổng không đảo : Cổng không đảo là cổng cachhs ly và nâng dòng cho tải

- Công thức đại số logic cho cổng không đảo : f = A

- Trường hợp lối vào bỏ lửng tương ứng với trạng thái của lối vào cao

4 Khảo sát nguyên lý hoạt động của cổng “ KHÔNG VÀ” có hai lối vào “2- Input NAND)

- Nhận xét trường hợp lối ra khi một trong hai lối vào thấp (0) : cao(1)

 Kết luận cổng NAND làm việc theo kiểu “HOẶC ĐẢO” với mức logic 0

- Bỏ lửng không nối chân B của IC1/a , chân A nối với công tắc logic LS7 , chân

C nối với chốt 15 bộ chỉ thị logic gạt công tắc thì trạng thái ra giống với cổng đảo ở mục 2.2

Trang 7

BAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNG

Trang 8

5 Khảo sát nguyên lý hoạt động của cổng “NAND” có hai lối vào với lối ra

collector hở (2-Input open collector NAND)

Trang 9

BAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNG

Trang 10

- Công thức đại số logic cho cổng OR: f = A + B hay f = A + B + C + D +

- Nhận xét trường hợp lối ra khi một trong hai lối vào thấp (0): cao (1)

 kết luận cổng OR không làm việc theo kiểu “VÀ” (AND) với mức logic 0

7 Khảo sát nguyên lý hoạt động của cổng “HOẶC – LOẠI TRỪ” có hai lối

vào (2- Input XOR)

- Định nghĩa về cổng XOR: là cổng khác dấu, tổng cộng modun 2

- Viết biểu thức logic cho cổng XOR: f = A 𝐵̅+𝐴̅ B = A⊕B

- Lập bảng chân lý và viết biểu thức đại số logic cho:

- Cổng AND 2 lối vào

Trang 11

BAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNG

Trang 12

1 0 0

- Biểu thức đại số logic cho cổng AND 2 lối vào : f = A.B

- Cổng NAND 4 lối vào

- Cổng OR với 3 lối vào

- Biểu thức logic cho cổng OR 3 lối vào : f = A + B + C

Trang 13

BAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNG

Trang 14

LS7 LS8 Lối vào A Lối vào B Lối ra C

+ Nếu A ở mức 1 và B ở mức 0 lúc này D1 được phân cực nghịch và B được phân cực thuận nên dòng từ điện trở qua D2 làm cho ở A.B ko có dòng điện ==> A.B = 0 (0V)

+ Tiếp tục nếu A mà ở 0V còn B ở mức 1 thì lúc này D1 được phân cực thuận và D2 được phân cực nghịch, dòng điện sẽ từ điện trở qua D1 cũng làm cho A.B ko có dòng điện ==>A.B = 0 (0V)

+ Trường hợp cuối cả hai đầu A và B đều ở mức 0 (0V) thì cả hai diode D1

và D2 đều phân cực thuận nên dẫn dòng từ điện trở qua 2 diode làm cho đầu A.B ko có dòng điện ==> A.B = 0(0V)

- Ưu điểm : + Mạch điện đơn giản , dễ tạo ra các cổng AND nhiều lối vào Ưu điểm này cho phép xây dựng ma trận diode với nhiều ứng dụng khác nhau

+ Tần số công tác có thể đạt cao bằng cách chọn các diode chuyển mạch nhanh +Công suất tiêu thụ nhỏ

Trang 15

BAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNG

Trang 16

LS7 LS8 Lối vào A Lối vào B Lối ra C

- Giải thích nguyên tắc hoạt động của cổng NAND loại RTL:

3 Cổng NAND loại Diode – Transistor Logic(DTL)

Trang 17

BAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNG

Trang 18

LS7 LS8 Lối vào A Lối vào B Lối ra C

hệ số ghép tải của cổng cũng tăng lên

- Nhược điểm : Trễ truyền lan còn lớn

4 Cổng NAND loại Transistor – Transistor Logic(TTL)

Trang 19

BAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNG

Trang 20

LS7 LS8 Lối vào A Lối vào B Lối ra C

+ Khi tất cả các lối vào đề ở mức logic cao thì transistor T3 , T4 cấm , đầu ra sẽ xuống mức thấp

- Ưu nhược điểm : + Đầu ra TTL hoạt động như bộ thu nhận dòng ở trạng thái thấp(T7) và cung cấp dòng ở trạng thái cao (T8)

+Ngõ ra C kéo lên transistor nên được gọi là ngõ ra tích cực (active pull up ) hay còn gọi là ngõ ra cột chạm(totel pole) Với T8 sẽ không có dòng nào truyền qua

Trong khi kiểu kéo lên thụ động sẽ làm cho T7 dẫn một dòng khá lớn khi ngõ ra

ở mức thấp + ưu điểm thứ 2 là khi C ở trạng thái cao T8 có trở kháng đầu ra thấp nên rất

Trang 21

BAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNG

Trang 22

+ Nhược điểm : thể hiện trong giai đoạn chuyển tiếp từ thấp lên cao Vì T7 tắt chậm nên khi T7 chưa tắt mà T8 đã dẫn, thời gian này (vài ns) cả 3 transistor đều dẫn điện nên hút một dòng tương đối lớn

Trang 23

BAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNGBAO.cao.THUC.NGHIEM.mon.THUC.tap.dien.tu.so.CONG.LOGIC(1).DINH.NGHIA.–.PHAN.LOAI.–.dac.TRUNG

Ngày đăng: 23/12/2023, 23:30

w