1. Trang chủ
  2. » Luận Văn - Báo Cáo

Digital system lab report lab 06

7 23 0

Đang tải... (xem toàn văn)

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Tiêu đề MOD-4 Synchronous Down Counter
Tác giả Nguyễn Viết An, Trần Quốc Thắng, Vũ Ngọc Thuận
Trường học Ho Chi Minh City University of Technology
Chuyên ngành Digital Systems
Thể loại Laboratory manual
Năm xuất bản 2022
Thành phố Ho Chi Minh City
Định dạng
Số trang 7
Dung lượng 2,1 MB

Các công cụ chuyển đổi và chỉnh sửa cho tài liệu này

Nội dung

Mô phỏng mạch đếm xuống đồng bộ MOD-4 bằng CircuitMaker1.3.. Lắp mạch hiện thực Hình 2.. Lắp mạch hiện thực mạch đếm xuống đồng bộ... Mô phỏng mạch cộng 4 bit bằng CircuitMaker 2.2.. Mô

Trang 1

FACULTY OF COMPUTER SCIENCE & ENGINEERING

Laboratory Manual

Digital Systems Experiment Lab 6

Trang 2

1. Design, simulate, and implement a MOD-4 Synchronous Down Counter using D Flipflops

1.1 Thiết kế

- Với mạch đếm MOD-4, chúng ta có 4 trạng thái Vì vậy, cần ít nhất 2 FF:

- Giản đồ chuyển trạng thái:

- Bảng trạng thái:

Curent State Input Next State Q1 Q0 D1 D0 Q1(Next) Q0 (Next)

- K-map

D1 = Q1’.Q0’ + Q1.Q0

Q1 Q0 0 1

D0 = Q0’

Q1 Q0 0 1

1.2 Mô phỏng

Trang 3

Hình 1 Mô phỏng mạch đếm xuống đồng bộ MOD-4 bằng CircuitMaker

1.3 Lắp mạch hiện thực

Hình 2 Lắp mạch hiện thực mạch đếm xuống đồng bộ

Trang 4

1.4 Video kết quả:

https://drive.google.com/file/d/17pwHIiIfiAh7GzCH_gxK4eKOpAx0n_b1/view?usp=s haring

2. Design, simulate and implement an 8-to-1 Multiplexer using IC 74151

2.1 Mô phỏng

Hình 3 Mô phỏng mạch cộng 4 bit bằng CircuitMaker

2.2 Hiện thực mạch

Hình 4 Lắp mạch hiện thực 8-to-1 Multiplexer sử dụng

IC 74151

Trang 5

2.3.Video kết quả:

https://drive.google.com/file/d/18AozJ7fDTYFbpt0HlxaeIvrfob64OZeB/view?us p=sharing

3. Design and simulate a 3-to-8 Decoder using IC 74138 in Logisim.

3.1 Mô phỏng

Hình 3 Mô phỏng mạch giải mã 3-to-8 bằng CircuitMaker

3.2 Hiện thực mạch

Hình 4 Lắp mạch hiện thực giải mã 3-to-8 bằng sử dụng

IC 74138

Trang 6

3.3.Video kết quả:

https://drive.google.com/file/d/18JqMgdk2qK-NHkR7rschvSxNbb9beGru/view?usp=sharing

4. Design and simulate an 8-bit magnitude comparator using IC 7485 in Logisim.

4.1 Thiết kế

Bộ so sánh 8 bit so sánh hai số 8 bit bằng kết nối hai bộ so sánh 4 bit Trong đó các đầu

ra (Output) của bộ so sánh có trọng số thấp A <B, A = B và A> B được kết nối với các đầu vào (Input) tầng tương ứng của bộ so sánh có trọng số cao Đối với bộ so sánh có trọng số thấp, đầu vào A = B phải được kết nối tín hiệu Cao (HIGH=1), trong khi hai đầu vào xếp tầng khác A, B phải được kết nối với tín hiệu THẤP (LOW=0) Các đầu ra của

bộ so sánh có trọng số cao trở thành các đầu ra của bộ so sánh tám bit này

4.2 Mô phỏng

Hình 5 Mô phỏng mạch so sánh 8 bit bằng CircuitMaker

Trang 7

4.3 Lắp mạch hiện thực

Hình 6 Lắp mạch hiện thực mạch so sánh 8 bit bằng bằng IC 7485.

4.4 Video kết quả:

https://drive.google.com/file/d/18KCTntlGhXqjYxh3jylsjz4dKPSdZ0LU/view?usp=shari ng

Ngày đăng: 11/12/2022, 21:25

w