1. Trang chủ
  2. » Kỹ Thuật - Công Nghệ

Malvino-EP-10-Mạch KĐ áp

46 298 0
Tài liệu được quét OCR, nội dung có thể không chính xác
Tài liệu đã được kiểm tra trùng lặp

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Tiêu đề Malvino-EP-10-Mạch KĐ Áp
Chuyên ngành Electronics / Electrical Engineering
Thể loại Giáo trình hoặc Chương học phần
Định dạng
Số trang 46
Dung lượng 822,98 KB

Các công cụ chuyển đổi và chỉnh sửa cho tài liệu này

Nội dung

Tử Vựng Ac collector resistance = dién tro AC ở cực thu Ac emitter feedback = hdi tiép AC ở cực phat Cascading = nôi xâu chuỗi Feedback resistor = dién tro h6i tiép Swamped amplifier

Trang 1

Chương 10 Mach KD ap

Trang 2

Tử Vựng

Ac collector resistance = dién tro AC ở cực thu

Ac emitter feedback = hdi tiép AC ở cực phat

Cascading = nôi xâu chuỗi

Feedback resistor = dién tro h6i tiép

Swamped amplifier = mạch KÐ được che khuất (r,') Swamping = che khuất, làm mất tác dụng

Total voltage gain = dé loi ap toan phan

Two-stage feedback = hoi tiép 2 tang

Voltage gain = do loi ap

Trang 4

10-1 Do loi ap

Trang 5

Mach KD CE voi phan cue bang mach chia 4p (VDB)

Trang 6

Mo hinh 7z cua mach KD CE

>

Trang 7

Mo hinh T cua mach KD CE

Trang 9

Thi du: tinh do loi ap cua mach KD CE voi VDB

Vp ~ Voc X R/(RYR,) r, =25mV/I;[mA] = 25/1.1 = 22.7

= I0Vx2.2K/(2.2K~+I0K)EC 1.S§V

= (Va -Ve) rR r, = R,//R, = 3.6K//10K = 2.65K

=(1.8V - 0.7V)/IK = 1.1 mA A=-r/t', =- 2.65K/22.7 = -117

Trang 10

Thi du: tính độ lợi ap cua mach KD CE voi TSEB

5mV (~~ 10 kQ

- - -9V —Vee Phân tích DC: Phân tích AC:

Ip = ve : wee) ne K—083xA |Ife =Re/R¡= 3.6K/2/2K = 1.37K

_c° ) 54mA |[A=-r/r, =-1.37K/30.12=- 45.5

Trang 11

10-2 Hiệu wng ganh tải của

tông trở vào (tông trở nhập)

Trang 13

Mach tuong duong AC

cua KD CE

Trang 14

Nguôn tín hiệu thật không phải lý tưởng,

Trang 17

Tom tat: Mach KD CE

Avy= VoWs

=~T X Rpp/(, + R;) x

(Rap + Rg)) với Ran= R///R;›

Trang 18

Tom tat: Phan tich DC mach KD CE (1/3)

C-E Amplifier

For DC-Analysis

are assumed to have ©

Trang 19

Tom tat: Phan tich DC mach KD CE (2/3)

Trang 20

Tom tat: Phan tich DC mach KD CE (3/3)

Trang 21

Tom tat: Phan tich AC mach KD CE (1/3)

— RE; Bypassed by Short

Trang 22

Tom tat: Phan tich AC mach KD CE (2/3)

Trang 23

Tom tat: Phan tich AC mach KD CE (3/3)

Trang 24

Bai tap ài tập 1

Calculate the approximate voltage gain (Ay) for the following common-emitter amplifier circuit, and also calculate the quiescent DC voltages measured at the three terminals of the transistor with respect to

ground (Vp, Ve, and Vc) Assume a silicon transistor:

Trang 25

Bai tap 2 ai tap

Calculate the approximate voltage gain (Ay) for the following common-emitter amplifier circuit, and

also calculate the quiescent DC voltages measured at the three terminals of the transistor with respect to ground (Vp, Ve, and Vc) Assume a silicon transistor:

Trang 26

Bai tap 3

Calculate the approximate voltage gain (Ay) for tac following common emitter amplifier circuit, and also calculate the quiescent DC voltages measured at the three terminals of the transistor with respect to eround (Vp, Ve, and V-) Assume a silicon transistor:

Trang 27

Bai tap 4

Choose values for the collector and emitter resistors that will yield a voltage gain of approximately 5

for the following common-emitter amplifier circuit:

< QO e°

6 a =

e Re =

Trang 28

Bai tap ài tập 5

Calculate the approximate voltage gain (Ay) for the following bypassed common-emitter amplifier

circuit, assuming a quiescent (DC) emitter current value of 750 A Also calculate the quiescent DC voltage

measured at the transistor’s collector terminal with respect to ground (Vc) Assume a silicon transistor:

Trang 31

10-3 Khuéch dai da tang

Trang 33

Dé c6 thém 46 loi, ta c6 thé ding KD mac cascade

Trang 34

Mạch tương đương AC của KĐÐ 2 tầng

Trang 35

10-4 Khuéch dai

swamped

Trang 37

Mo hinh T mach KD CE swamped

Trang 38

Cac tin hiéu lon sinh ra méo vir, phi tuyén

Trang 39

umn Điện tro nay tuyên tinh

và có thé lam mat tac dung (swamp) r,

Pt

Trang 40

v, Vol 1, o mach KĐ được che khuat (r.’)

> Giảm méo với tín hiệu lớn

Trang 41

Hoi tiep AC & Emitter

La thi du hdi tiép 1 tang

Giảm độ lợi áp (nhưng it phu thuoc r,’

> dé loi on định hơn)

Tăng tông trở vào ở cực nên

Giảm méo tín hiệu lớn

Trang 42

10-5 Hồi tiêp 2 tang

Trang 43

Thi du 1 dang hồi tiếp 2 tầng

R, Vout

Tín hiệu hồi tiêp có thê được nôi vào

dau emitter cua dién tro r, 6 tang 1.

Trang 44

Mạch KĐÐ 2 tâng có hôi tiếp

Ngày đăng: 07/11/2013, 00:15

HÌNH ẢNH LIÊN QUAN

Mô hình π của mạch KĐ CE - Malvino-EP-10-Mạch KĐ áp
h ình π của mạch KĐ CE (Trang 6)
Mô hình T của mạ ạch KĐ CE - Malvino-EP-10-Mạch KĐ áp
h ình T của mạ ạch KĐ CE (Trang 7)
Mô hình T mạch KĐ CE swamped - Malvino-EP-10-Mạch KĐ áp
h ình T mạch KĐ CE swamped (Trang 37)
w