1. Trang chủ
  2. » Khoa Học Tự Nhiên

ĐỀ THI MÔN KỸ THUẬT SỐ

2 359 1

Đang tải... (xem toàn văn)

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 2
Dung lượng 221,07 KB

Các công cụ chuyển đổi và chỉnh sửa cho tài liệu này

Nội dung

Tối thiểu hóa hàm logic A theo phương pháp MS Clusken và vẽ sơ đồ logic dạng hai tầng.. Từ đó kết luận hệ số của mạch đếm đó.. Trong đó các khối "BC" là các mạch cộng toàn phần 1bit với

Trang 1

Khoa Vật Lý

BM: Điện tử - Viễn thô ng ĐỀ KIỂM TRA HỌC PHẦN

Môn học: Kỹ thuật số, Số ĐVHT 5

Lớp: ĐT-VT K28 Thời gian: 120 phút

Câu 1: Thực hiện phép nhân trong hệ bát phân với hai thừa số a=(431675)8 và b=(2367)8

Câu 2: Cho hàm logic Af m m m m 3, 2, 1, 0 0,1,2,4,6,7,8,11,13,14,15 Tối thiểu hóa hàm logic A theo

phương pháp MS Clusken và vẽ sơ đồ logic dạng hai tầng

Cho mạch điện như hình vẽ (Hình 1):

Câu 3: Vẽ dạng tín hiệu ra theo tín hiệu vào ở hình (1) tại các đầu ra của các trigger JK (là A, B, C

và D) Từ đó kết luận hệ số của mạch đếm đó

Câu 4: Từ kết quả ở câu 3, vẽ dạng xung ra ở sau các mạch tổng toàn phần "BC" là TA, TB, TC và

TD Trong đó các khối "BC" là các mạch cộng toàn phần 1bit với A, B là hai đầu vào và C

là bit vào nhớ; T là tổng ra và N là đầu ra nhớ

Câu 5: Xây dựng mạch MROM với dung lượng nhớ là 78 để lưu các byte thông tin như sau

01001101 10001100 00111011 11000101 11001100 10000011 10111011 Câu 6: Xây dựng mạch biến mã để sử dụng cho việc hiển thị bảy đoạn từ mã GRAY mã hóa hệ thập

phân sử dụng thiết bị PAL

Câu 7: Vẽ dạng sóng điện đầu ra của mạch ADC phương pháp xấp xỉ liên tiếp 4 bit với dãi chuyển

đổi 05V trong trường hợp đầu vào ở mức điện áp 3V Giả sử quá trình lặp lại liên tục

Th.s Lê Văn Thanh Vũ

Hình 1

Trang 2

Khoa Vật Lý

BM: Điện tử - Viễn thô ng ĐỀ KIỂM TRA HỌC PHẦN

Môn học: Kỹ thuật số, Số ĐVHT 5

Thời gian: 120 phút

Câu 1: Thực hiện phép các phép tính sau:

(524476)8 (7643)8 (DC76ACB)16 (A49B)16

Câu 2: Cho hàm logic Af m m m m 3, 2, 1, 0 0,1,2,4,6,7,8,9,11,12,13,15 Tối thiểu hóa hàm logic A

theo phương pháp MS Clusken và vẽ sơ đồ logic dạng hai tầng

Câu 3: Dựa theo nguyên tắc của mạch đếm tổ hợp đầu ra,

hãy thiết kế mạch đếm modulo 12 sử dụng trigger T

có ký hiệu được cho ở (Hình 1) (Chú ý: trigger D

một trigger T)

Vẽ dạng xung ở các đầu ra của các trigger để minh

hoạ quá trình đếm của mạch điện

Câu 4: Từ kết quả ở câu 3, xây dựng mạch tổ hợp để

chuyển các tín hiệu ra ở các trigger thành các giá trị

nhị phân tăng dần (từ 0000 đến 1011)

Vẽ dạng sóng minh hoạ kết quả thu được

Câu 5: Vẽ dạng sóng điện đầu ra của mạch ADC phương pháp xấp xỉ liên tiếp 6 bit với dãi

chuyển đổi 0  5V trong trường hợp đầu vào ở mức điện áp 3V Giả sử quá trình lặp lại liên tục

Th.s Lê Văn Thanh Vũ

Hình 1

Ngày đăng: 25/05/2018, 15:14

TỪ KHÓA LIÊN QUAN

w