1. Trang chủ
  2. » Thể loại khác

4.1 - Khai niem chung ve mach day pot

3 292 1
Tài liệu đã được kiểm tra trùng lặp

Đang tải... (xem toàn văn)

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 3
Dung lượng 119,5 KB

Các công cụ chuyển đổi và chỉnh sửa cho tài liệu này

Nội dung

Bài 4.1: khỏi niệm chung về mạch dóy Mạch dãy là mạch điện có trạng thái đầu ra ổn định ở thời điểm xét bất kỳ không chỉ phụ thuộc vào trạng thái đầu vào thời điểm đó, mà còn phụ thuộc c

Trang 1

Bài 4.1: khỏi niệm chung về mạch dóy

Mạch dãy là mạch điện có trạng thái đầu ra ổn định ở thời điểm xét bất kỳ không chỉ phụ thuộc vào trạng thái đầu vào thời điểm

đó, mà còn phụ thuộc cả vào trạng thái bản thân mạch điện ở thời

điểm tr ớc (trạng thái trong)

Chương 4:

Mạch đếm và mạch ghi dịch

1 Khỏi niệm chung.

2 Đặc điểm và phương phỏp miờu tả mạch dóy.

2.1 Đặc điểm:

Mạch dóy phải bao gồm cỏc Flip - Flop để nhớ trạng thỏi vốn cú

Trang 2

2.2 Phương pháp miêu tả mạch dãy:

Sơ đồ khối mạch dãy:

Mạch tổ hợp

Mạch nhớ

x1

x2

xi

z1

z2

zj

w1 wk

y1

yl

- Phương trình logic:

Theo sơ đồ khối:

+ X(x1, x2, , xi): Là tín hiệu đầu vào ở thời điểm xét tn. + Z(z1, z2, , zj): Là tín hiệu đầu ra ở thời điểm tn

+ W(w1, w2, , wk): Là tín hiệu đầu vào mạch nhớ ở tn (tức

là tín hiệu kích đồng bộ của FF)

+ Y(y1, y2, , yl): Là tín hiệu đầu ra mạch nhớ ở tn (tức là trạng thái hiện tại của FF)

Trang 3

- Bảng trạng thái:

Quan hệ giữa các tín hiệu:

+ Z(tn) = F [X(tn), Y(tn)]: Phương trình đầu ra

+ Y(tn+1) = F [W(tn), Y(tn)]: Phương trình trạng thái

+ W(tn) = H [X(tn), Y(tn)]: Phương trình kích

Bảng liệt kê mối quan hệ giữa Z(tn), Y(tn+1) và X(tn), Y(tn)

- Đồ hình trạng thái:

Là hình vẽ phản ánh quy luật chuyển đổi trạng thái và tình hình các giá trị đầu vào, đầu ra tương ứng của mạch dãy

- Đồ thị thời gian:

Biểu thị trực quan mối quan hệ tương ứng các giá trị tín hiệu đầu vào, tín hiệu đầu ra, trạng thái mạch điện về thời gian.

Ngày đăng: 18/06/2014, 13:20

TỪ KHÓA LIÊN QUAN