1. Trang chủ
  2. » Công Nghệ Thông Tin

DIGITAL SYSTEM LAB 1 HỆ THỐNG SỐ TN LAB 1

13 62 0

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Tiêu đề Hệ Thống Số (TN) (CO1024) - Báo Cáo Lab 1
Tác giả Nguyễn Châu Hoài Phúc
Người hướng dẫn Nguyễn Thiên Ân
Trường học Trường Đại học Bách khoa – Đại học Quốc gia TP.HCM
Chuyên ngành Khoa học và Kĩ thuật Máy tính
Thể loại Báo cáo lab
Năm xuất bản 2022
Thành phố TP. Hồ Chí Minh
Định dạng
Số trang 13
Dung lượng 648,9 KB

Các công cụ chuyển đổi và chỉnh sửa cho tài liệu này

Nội dung

Trường Đại học Bách khoa – Đại học Quốc gia TP HCM Khoa Khoa học và Kĩ thuật Máy tính ĐẠI HỌC QUỐC GIA THÀNH PHỐ HỒ CHÍ MINH TRƯỜNG ĐẠI HỌC BÁCH KHOA HỆ THỐNG SỐ (TN) (CO1024) BÁO CÁO LAB 1 GVHD NGUYỄ.

Trang 1

HỆ THỐNG SỐ (TN) (CO1024)

BÁO CÁO LAB 1

GVHD : NGUYỄN THIÊN ÂN SINH VIÊN : NGUYỄN CHÂU HOÀI PHÚC- 2212622 – LỚP L10

TP Hồ Chí Minh, ngày 31 tháng 10 năm 2022

Trang 2

Khoa Khoa học và Kĩ thuật Máy tính

MỤC LỤC

Trang 3

Câu hỏi 2.4.1 : Randomly select TWO 74-Series ICs out of the list in Figure 7 and exam their

functions using Logisim, Digital System KIT and V.O.M.

Bước 1 : Chọn 2 IC ngẫu nhiên thuộc 74-series là :

1/ IC 7408 : four 2-input AND.

Cổng AND là cổng nếu có 2 tín hiệu vào là 1 thì tín hiệu ra sẽ là 1 còn nếu 1 trong 2 tín hiệu vào khác 1 thì đầu ra sẽ là 0.

Bảng chân trị :

x = f(A,B)=A.B

Hình ảnh IC 7408

- IC đóng gói kiểu 14 chân.

- Chân 14 cấp nguồn Vcc.

- Chân 7 nối Mass (GND).

- Các chân còn lại là các cổng AND.

2/ IC 7432 : four 2-input OR.

Cổng OR là cổng nếu mà ít nhất 1 trong 2 tín hiệu vào bằng 1 thì đầu ra sẽ bằng 1.

Bảng chân trị :

x = f(A,B)=A+B

Bài làm

Trang 4

Khoa Khoa học và Kĩ thuật Máy tính

Hình ảnh IC 7408

Bước 2 : Thiết kế cổng logic sử dụng 2 IC trên :

Bìa Karnaugh (K-Map)

 w = AB + C

Bước 3 : Minh họa mạch điện trong Logisim :

w = AB + C

Trang 5

(Hình vẽ minh họa bằng kí hiệu.)

- Input 3 biến A, B, C

- A, B đi qua cổng AND thành AB

- AB cùng C đi qua cổng OR thành AB + C

(Hình vẽ minh họa có sử dụng IC.)

- Input 3 biến A, B, C

- A, B đi vào IC 7408 đầu ra thành AB

- AB cùng C đi vào IC 7432 đầu ra thành AB + C

Trang 6

Khoa Khoa học và Kĩ thuật Máy tính

Câu hỏi 2.4.2 :

Bảng chân trị :

Bài làm

Trang 7

(Hình vẽ minh họa bằng kí hiệu.)

- Input 3 biến A, B, C

- A, B đi qua cổng AND thành AB

- C đi qua cổng NOT thành C’

- AB cùng C’ đi qua cổng OR thành AB + C’

- Output X = AB + C’

Trang 8

Khoa Khoa học và Kĩ thuật Máy tính

Bảng chân trị

(Hình vẽ minh họa có sử dụng IC.)

- Input 3 biến A, B, C

- A, B đi vào IC 7408 đầu ra thành AB

- C đi vào IC 7404 đầu ra thành C’

- AB cùng C’ đi vào IC 7432 đầu ra thành AB + C’

- Output X = AB + C’

Trang 9

(Hình vẽ minh họa bằng kí hiệu.)

- Input 3 biến A, B, C

- A, B đi qua cổng OR thành (A+B)

- C đi qua cổng NOT thành C’

- AB cùng C’ đi qua cổng AND thành (A+B)C’

(Hình vẽ minh họa có sử dụng IC.)

- Input 3 biến A, B, C

- A, B đi vào IC 7432 đầu ra thành (A+B)

- C đi vào IC 7404 đầu ra thành C’

- AB cùng C’ đi vào IC 7408 đầu ra thành (A+B)C’

Trang 10

Khoa Khoa học và Kĩ thuật Máy tính

Câu hỏi 2.4.3 :

Z = (M + N)(M’ + P)(N’ + P’)

= (MM’ + MP + M’N + NP)(N’ + P’)

= MN’P + M’NN’ + NN’P + MPP’ + M’NP’ + NPP’

= MN’P + M’NP’

Bảng chân trị :

Bài làm

Trang 11

(Hình vẽ minh họa bằng kí hiệu.)

- Input 3 biến M, N, P

- N đi qua cổng NOT thành N’

- N’ và M cùng đi qua cổng AND thành MN’.

- MN’ cùng P đi qua cổng AND thành MN’P

- M’ đi qua cổng NOT thành M’

- M’ cùng N đi qua cổng AND thành M’N

- P đi qua cổng NOT thành P’

- M’N cùng P’ đi qua cổng AND thành M’NP’

- Output Z = (MN’P) + (M’NP’)

Trang 12

Khoa Khoa học và Kĩ thuật Máy tính

W = A’(A+B) + (B+AA)(A+B’)

= AA’ + A’B + AB + BB’ + AAA + AAB’

= 0 + A’B + AB + 0 + A + AB’

= A + (B + AB’)

= A + A + B

= A + B

(Hình vẽ minh họa có sử dụng IC.)

- Input 3 biến M, N, P

- N đi vào IC 7404 đầu ra thành N’

- N’ và M cùng đi vào IC 7408 đầu ra thành MN’.

- MN’ cùng P đi vào IC 7408 đầu ra thành MN’P

- M’ đi vào IC 7404 đầu ra thành M’

- M’ cùng N đi vào IC 7408 đầu ra thành M’N

- P đi vào IC 7404 đầu ra thành P’

- M’N cùng P’ đi vào IC 7408 đầu ra thành M’NP’

- MN’P cùng M’NP’ đi vào IC 7432 đầu ra thành MN’P + M’NP’

- Output Z = (MN’P) + (M’NP’)

Trang 13

Bảng chân trị :

Hết

-(Hình vẽ minh họa bằng kí hiệu.)

- Input 2 biến A, B

- A, B đi qua cổng OR thành (A+B)

(Hình vẽ minh họa có sử dụng IC.)

- Input 2 biến A, B

- A, B đi vào IC 7432 đầu ra thành (A+B)

Ngày đăng: 01/05/2023, 12:11

HÌNH ẢNH LIÊN QUAN

Bảng chân trị : - DIGITAL SYSTEM LAB 1  HỆ THỐNG SỐ TN LAB 1
Bảng ch ân trị : (Trang 6)
Bảng chân trị - DIGITAL SYSTEM LAB 1  HỆ THỐNG SỐ TN LAB 1
Bảng ch ân trị (Trang 8)
Bảng chân trị : - DIGITAL SYSTEM LAB 1  HỆ THỐNG SỐ TN LAB 1
Bảng ch ân trị : (Trang 10)
Bảng chân trị : - DIGITAL SYSTEM LAB 1  HỆ THỐNG SỐ TN LAB 1
Bảng ch ân trị : (Trang 13)

TỪ KHÓA LIÊN QUAN

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN

w