1. Trang chủ
  2. » Luận Văn - Báo Cáo

NGHIÊN CỨU VI XỬ LÝ VÀ PLC MỚI NHẤT

97 1,2K 0
Tài liệu đã được kiểm tra trùng lặp

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 97
Dung lượng 4,73 MB

Các công cụ chuyển đổi và chỉnh sửa cho tài liệu này

Nội dung

2.Chương trìnhinclude p30fxxxx.hinclude define Fcy 4000000 unsigned int dem=0,enco = 25;unsigned int temp=0,td,count;_FOSC(CSW_FSCM_OFF HS); _FWDT(WDT_OFF); Turn off the WatchDog Timer._FBORPOR(MCLR_EN PWRT_OFF); Enable MCLR reset pin and turn off thedefine LED1 PORTDbits.TRISD0define LED2 PORTDbits.TRISD1define LED3 PORTDbits.TRISD2define LED4 PORTDbits.TRISD3unsigned int LED_CODE10 = {0x00C0,0xF9,0x00A4,0x00B0,0x0099,0x0092,0x0082,0x00F8,0x0080,0x0090}; void delay_ms() ham tre mot khoang thoi gian{int i,j; for(i=0;i

Ngày đăng: 01/07/2014, 09:59

HÌNH ẢNH LIÊN QUAN

Sơ đồ khối một máy tính cổ điển - NGHIÊN CỨU VI XỬ LÝ VÀ PLC MỚI NHẤT
Sơ đồ kh ối một máy tính cổ điển (Trang 7)
Hình 1-3. Sơ đồ khối hệ vi xử lý - NGHIÊN CỨU VI XỬ LÝ VÀ PLC MỚI NHẤT
Hình 1 3. Sơ đồ khối hệ vi xử lý (Trang 8)
Hình 1-4. Khối xử lý trung tâm - NGHIÊN CỨU VI XỬ LÝ VÀ PLC MỚI NHẤT
Hình 1 4. Khối xử lý trung tâm (Trang 9)
Bảng 1-4.  Phép cộng nhị phân                           Bảng 1-5.  Phép trừ nhị phân - NGHIÊN CỨU VI XỬ LÝ VÀ PLC MỚI NHẤT
Bảng 1 4. Phép cộng nhị phân Bảng 1-5. Phép trừ nhị phân (Trang 14)
Hình 2-1. Cấu trúc chung họ Vi điều khiển - NGHIÊN CỨU VI XỬ LÝ VÀ PLC MỚI NHẤT
Hình 2 1. Cấu trúc chung họ Vi điều khiển (Trang 17)
Hình 2-3. Vào ra với thiết bị ngoại vi - NGHIÊN CỨU VI XỬ LÝ VÀ PLC MỚI NHẤT
Hình 2 3. Vào ra với thiết bị ngoại vi (Trang 20)
Hình 2-4. Ghép nối bộ dao động. - NGHIÊN CỨU VI XỬ LÝ VÀ PLC MỚI NHẤT
Hình 2 4. Ghép nối bộ dao động (Trang 20)
Hình 3-1.Kiến trúc vi điều khiển 8051 - NGHIÊN CỨU VI XỬ LÝ VÀ PLC MỚI NHẤT
Hình 3 1.Kiến trúc vi điều khiển 8051 (Trang 23)
Hình 3-2. Sơ đồ chân vi điều khiển AT89C51 - NGHIÊN CỨU VI XỬ LÝ VÀ PLC MỚI NHẤT
Hình 3 2. Sơ đồ chân vi điều khiển AT89C51 (Trang 24)
Hình 3-3 .  Sơ đồ kết nối thạch anh - NGHIÊN CỨU VI XỬ LÝ VÀ PLC MỚI NHẤT
Hình 3 3 . Sơ đồ kết nối thạch anh (Trang 25)
Hình 3-4. Cổng vào/ra - NGHIÊN CỨU VI XỬ LÝ VÀ PLC MỚI NHẤT
Hình 3 4. Cổng vào/ra (Trang 26)
Hình 3-4 mô tả sơ đồ đơn giản của mạch bên trong các chân vi điều khiển trừ  cổng P0 là không có điện trở kéo lên (pull-up). - NGHIÊN CỨU VI XỬ LÝ VÀ PLC MỚI NHẤT
Hình 3 4 mô tả sơ đồ đơn giản của mạch bên trong các chân vi điều khiển trừ cổng P0 là không có điện trở kéo lên (pull-up) (Trang 26)
Hình 3-6. Trở treo nội tại chân - NGHIÊN CỨU VI XỬ LÝ VÀ PLC MỚI NHẤT
Hình 3 6. Trở treo nội tại chân (Trang 27)
Hình 3-7. Chân vào xuất mức 1 - NGHIÊN CỨU VI XỬ LÝ VÀ PLC MỚI NHẤT
Hình 3 7. Chân vào xuất mức 1 (Trang 27)
Bảng 3-3. Địa chỉ RAM nội 8051 - NGHIÊN CỨU VI XỬ LÝ VÀ PLC MỚI NHẤT
Bảng 3 3. Địa chỉ RAM nội 8051 (Trang 30)

TỪ KHÓA LIÊN QUAN

TRÍCH ĐOẠN

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN

w