CÁC PHÉP TOÁN LOGIC 1 KỸ THUẬT SỐ CHƯƠNG 3 FLIP FLOP HCMC University of Technology and Education Faculty of Electrical & Electronic Engineering Assoc Prof Nguyen Thanh Hai HCMC University of Technolog[.]
Trang 1KỸ THUẬT SỐ
CHƯƠNG 3:
FLIP-FLOP
Faculty of Electrical & Electronic Engineering
Assoc Prof Nguyen Thanh Hai
Trang 2Assoc Prof Nguyen Thanh Hai
5 FLIP-FLOP D
6 CHUYỂN ĐỔI FLIP-FLOP
Trang 2
1 MẠCH CHỐT RS
2 FLIP-FLOP RS
3 FLIP-FLOP JK
4 FLIP-FLOP T
Trang 3Assoc Prof Nguyen Thanh Hai
1 MẠCH CHỐT RS
3
Trang 4Assoc Prof Nguyen Thanh Hai 4
1 MẠCH CHỐT RS
Trang 5Assoc Prof Nguyen Thanh Hai 5
2 Xung đồng hồ (clock Pulse_CK hoặc CLK)
Trang 6Assoc Prof Nguyen Thanh Hai 6
Mạch chốt RS hoạt động với xung CK
Trang 7Assoc Prof Nguyen Thanh Hai 7
Trang 8Assoc Prof Nguyen Thanh Hai
Ký hiệu
8
S
R
4
3
S’
R’
Q
Q
1
2
Cấu tạo
Bảng trạng thái của flip flop RS với CK tích cực cạnh lên
Inputs Outputs Trạng thái
Ck S R Q 𝑄 ത
0 x x 𝑄 0 𝑄 0 Không cho phép đổi trạng thái
↑ 0 0 𝑄 0 𝑄 0 Giữ nguyên trạng thái
CK tích cực cạnh xuống tương tự
Trang 9Assoc Prof Nguyen Thanh Hai 9
J
K
4
3
S’
R’
Q
Q
1
2
Ký hiệu
Cấu tạo
Inputs Outputs Trạng thái
CK J K Q 𝑄 ത
0 x x 𝑄 0 𝑄 0 Không cho phép đổi trạng thái
↑ 0 0 𝑄 0 𝑄 0 Giữ nguyên trạng thái
↑ 0 1 0 1 Xóa Q về 0
↑ 1 0 1 0 Làm Q bằng 1
↑ 1 1 𝑄 0 𝑄 0 Đảo trạng thái
Bảng trạng thái có xung Ck tác động cạnh lên
Trang 10Assoc Prof Nguyen Thanh Hai 10
Trang 11Assoc Prof Nguyen Thanh Hai 11
Flip-Flop JK có các ngõ vào tác động trực tiếp PRE (PRESET), CLR (CLEAR)
4 FLIP-FLOP JK
J
K
4
3
1
2
Q=1
Q=0 PRE=0
CLR=1
1
0
× R’=1
K
4
3
1
2
Q=0
Q=1 PRE=1
CLR=0
×
1 1 R’=×
S’=1
(a)
J
K
Q
Q CK
PRE
CLR
(b)
J
K
Q
Q CK
PRE
CLR
Trang 12Assoc Prof Nguyen Thanh Hai 12
BTT Flip-Flop JK có các ngõ vào tác động trực tiếp
4 FLIP-FLOP JK
PRE CLR CK J K Q 𝑄 ത
0 0 x x x 1 1 Trạng thái cấm
Trang 13Assoc Prof Nguyen Thanh Hai
Phương trình đặc tính FF-JK
13
4 FLIP-FLOP JK
hiện tại
Trạng thái kế
Mô tả
Trang 14Assoc Prof Nguyen Thanh Hai 14
KQ n
00 0
1
Q n+1
1 1
J
n n
1
Phương trình đặc tính FF-JK
4 FLIP-FLOP JK
Trang 15Assoc Prof Nguyen Thanh Hai
Ký hiệu
15
;
;
(a)
J
K
Q
Q CK
PRE
CLR
(b)
Q CK
PRE
CLR
(c)
Q CK
PRE
CLR T
Bảng trạng thái FF-T
Inputs Outputs Trạng thái
1 1 0 x 𝑄 0 𝑄 0 Không cho phép đổi trạng
thái
1 1 ↑ 0 𝑄 0 𝑄 0 Giữ nguyên trạng thái
1 1 ↑ 1 𝑄 0 𝑄 0 Đảo trạng thái
Trang 16Assoc Prof Nguyen Thanh Hai
Ký hiệu
16
;
;
(a)
J
K
Q
Q CK
PRE
CLR
(b)
Q CK
PRE
CLR
(c)
Q CK
PRE
CLR D
Bảng trạng thái FF-D
Inputs Outputs Trạng thái
Pre Cl CK D Q 𝑄 ത
0 0 x x 1 1 Trạng thái cấm
1 1 0 x 𝑄 0 𝑄 0 Không cho phép đổi trạng thái
1 1 ↑ 0 0 1 Xóa Q về 0
1 1 ↑ 1 1 0 Làm Q bằng 1
Trang 17Assoc Prof Nguyen Thanh Hai 17
Trang 18Assoc Prof Nguyen Thanh Hai 18
7 Chuyển đổi trạng thái các Flip-Flop
𝑸 𝒏 𝑸 𝒏+𝟏 S R J K T D