ĐỀ TÀI SỐ 16 Thiết kế mạch đếm modulo 5, không đồng bộ, đếm xuống, kiểu preset.. Trình bày hoạt động của mạch và giản đồ dạng sóng... CÁC BƯỚC THIẾT KẾBước 1: Xác định số FF và dãy đếm..
Trang 1BÁO CÁO ĐỒ ÁN 2
Sinh viên thực hiện:
1.NGUYỄN TRƯỜNG TUYỀN (1090990)
2.ĐẶNG HOÀNG VĂN (1090991)
3.HUỲNH VIỆT (1090992)
Tiểu nhóm : 32
GVHD:
TRẦN HỮU DANH
Trang 2ĐỀ TÀI SỐ 16
Thiết kế mạch đếm modulo 5, không đồng bộ, đếm xuống, kiểu preset Trình bày hoạt động của mạch và giản đồ dạng sóng.
Trang 3CÁC BƯỚC THIẾT KẾ
Bước 1: Xác định số FF và dãy đếm.
Bước 2: Lập bảng chuyển trạng thái chỉ rõ mối quan
hệ giữa trạng thái hiện tại và trạng thái kế tiếp.
Bước 3: Tìm các giá trị ngõ vào FF cần phải có từ giá trị hiện tại Qi và kế tiếp Qi+ của từng FF.
Bước 4: Tìm biểu thức rút gọn của mỗi FF dựa vào các biến trạng thái hiện tại.
Bước 5: Thực hiện sơ đồ logic.
Trang 4PHƯƠNG PHÁP THỰC HIỆN
Từ phát biểu bài toán ta có: N=5 suy ra ta sử dụng 3FF Mạch có dãy đếm:
Trang 5PHƯƠNG PHÁP THỰC HIỆN
A Q +
B Q +
C H A H B H C
Bảng chuyển trạng thái:
Trang 6PHƯƠNG PHÁP THỰC HIỆN
Dùng FF JK có xung Ck tác động cạnh xuống
Từ bảng trạng thái, ta thấy có thề dùng ngã ra FF C làm xung đồng hồ cho FF B và đưa JB và KB lên mức cao
CKB = QC ; JB = KB =1 Các FF A và C sẽ dùng xung C của hệ thống và các
JK được xác định nhờ hàm chuyển:
Trang 7PHƯƠNG PHÁP THỰC HIỆN
QBQC
QA
HA
QAQBQC
Dùng bảng Karnaugh xác định HA và HC => các giá trị JK của các FF
QAQBQC
HA = JAQA + KAQA = QBQCQA + QAQBQC
⇒ JA = KA = QBQC
Trang 8PHƯƠNG PHÁP THỰC HIỆN
QBQC
QA
HC
QBQC
QC
QAQC
HC = JCQC + KCQC
= (QA +QB)QC + QC
=> JC = QA + QB
=> KC = 1
Trang 9PHƯƠNG PHÁP THỰC HIỆN
Để tiết kiệm IC ta dùng định lý De Morgan biến đổi biểu thức :
JC = QA + QB = QAQB
Tổng cộng ta sử dụng: 2 IC 74112
1 IC 7400
1 IC 7408
Trang 10PHƯƠNG PHÁP THỰC HIỆN
Sơ đồ chân IC 74112: Bảng sự thật:
Trang 11PHƯƠNG PHÁP THỰC HIỆN
Sơ đồ chân IC 7400 và IC 7408:
Trang 12SƠ ĐỒ LOGIC
Trang 13GIẢN ĐỒ DẠNG SÓNG
Trang 14CẢM ƠN THẦY CÔ VÀ CÁC BẠN
ĐÃ QUAN TÂM THEO DÕI