Sau khi thực hiện xong bài thực hành, sinh viên có khả năng sử dụng các linh kiện và các kết nối đơn giản để thể hiện các mạch điện theo các hàm cho trước. Và kết nối chúng với những ngõ vào và ngõ ra của mạch đến FPGA. Trong Lab này, sinh viên thực hiện 2 mạch số và sử dụng switch trên Kit DE2 như là ngõ vào của mạch và sử dụng LED như là ngõ ra của mạch. Để làm tốt Lab 2, sinh viên cần phải nắm trước ở nhà về cách thiết kế, biên dịch và mô phỏng một mạch điện đơn giản trên Quartus II.2.2 Nội dung thực hành2.2.1 Vẽ mạch theo hàm 1Sinh viên tiến hành vẽ mạch theo hàm logic sau đây, sau đó tiến hành mô phỏng hoạt động của mạch bằng phần mềm và nạp vào kit DE2 để thử nghiệm hoạt động của mạchF(A,B,C)=AB+A ̅C
Trang 1KHOA KỸ THUẬT MÁY TÍNH
- -BÀI BÁO CÁO BUỔI 2
Môn: Thực hành Nhập môn mạch số
Trang 2Bài 2 VẼ MẠCH THEO HÀM ĐƠN GIẢN 2.1 Mục tiêu
Sau khi thực hiện xong bài thực hành, sinh viên có khả năng sử dụng các linh kiện và cáckết nối đơn giản để thể hiện các mạch điện theo các hàm cho trước Và kết nối chúng vớinhững ngõ vào và ngõ ra của mạch đến FPGA Trong Lab này, sinh viên thực hiện 2mạch số và sử dụng switch trên Kit DE2 như là ngõ vào của mạch và sử dụng LED như
là ngõ ra của mạch Để làm tốt Lab 2, sinh viên cần phải nắm trước ở nhà về cách thiết
kế, biên dịch và mô phỏng một mạch điện đơn giản trên Quartus II
2.2 Nội dung thực hành
2.2.1 Vẽ mạch theo hàm 1
Sinh viên tiến hành vẽ mạch theo hàm logic sau đây, sau đó tiến hành mô phỏnghoạt động của mạch bằng phần mềm và nạp vào kit DE2 để thử nghiệm hoạt độngcủa mạch
F ( A , B ,C )= AB+ ´A C
a Tạo một project Quartus, đặt tên Thiết kế mạch.
Trang 4c Biên dịch để phân tích, tổng hợp và tạo ra file sof
Trang 5d Mô phỏng mạch trên wareform
Trang 8Kết quả waveform cho thấy đúng với bảng sự thật.
f Nạp file thực thi lên FPGA
Trang 9Q=(( NOT A)∨B)∧( A∨B∨C)∧( NOT C )
2 Biên dịch để phân tích, tổng hợp và tạo ra file sof
Trang 103 Mô phỏng mạch trên wareform
Trang 13Kết quả waveform cho thấy đúng với bảng sự thật.
5 Nạp file thực thi lên FPGA
Trang 153 Biên dịch để phân tích, tổng hợp và tạo ra file sof
Trang 164 Mô phỏng mạch trên wareform
Trang 18Kết quả waveform cho thấy đúng với bảng sự thật.
6 Nạp file thực thi lên FPGA
Trang 19Dựa vào bảng sự thật và nạp file lên FPGA thì:
Trang 213 Biên dịch để phân tích, tổng hợp và tạo ra file sof
Trang 224 Mô phỏng mạch trên wareform
Trang 24 Kết quả waveform cho thấy đúng với bảng sự thật.
6 Nạp file thực thi lên FPGA