1. Trang chủ
  2. » Luận Văn - Báo Cáo

Báo cáo buổi 2 nhập môn mạch số

25 2,3K 5

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 25
Dung lượng 2,23 MB

Các công cụ chuyển đổi và chỉnh sửa cho tài liệu này

Nội dung

Sau khi thực hiện xong bài thực hành, sinh viên có khả năng sử dụng các linh kiện và các kết nối đơn giản để thể hiện các mạch điện theo các hàm cho trước. Và kết nối chúng với những ngõ vào và ngõ ra của mạch đến FPGA. Trong Lab này, sinh viên thực hiện 2 mạch số và sử dụng switch trên Kit DE2 như là ngõ vào của mạch và sử dụng LED như là ngõ ra của mạch. Để làm tốt Lab 2, sinh viên cần phải nắm trước ở nhà về cách thiết kế, biên dịch và mô phỏng một mạch điện đơn giản trên Quartus II.2.2 Nội dung thực hành2.2.1 Vẽ mạch theo hàm 1Sinh viên tiến hành vẽ mạch theo hàm logic sau đây, sau đó tiến hành mô phỏng hoạt động của mạch bằng phần mềm và nạp vào kit DE2 để thử nghiệm hoạt động của mạchF(A,B,C)=AB+A ̅C

Trang 1

KHOA KỸ THUẬT MÁY TÍNH

- -BÀI BÁO CÁO BUỔI 2

Môn: Thực hành Nhập môn mạch số

Trang 2

Bài 2 VẼ MẠCH THEO HÀM ĐƠN GIẢN 2.1 Mục tiêu

Sau khi thực hiện xong bài thực hành, sinh viên có khả năng sử dụng các linh kiện và cáckết nối đơn giản để thể hiện các mạch điện theo các hàm cho trước Và kết nối chúng vớinhững ngõ vào và ngõ ra của mạch đến FPGA Trong Lab này, sinh viên thực hiện 2mạch số và sử dụng switch trên Kit DE2 như là ngõ vào của mạch và sử dụng LED như

là ngõ ra của mạch Để làm tốt Lab 2, sinh viên cần phải nắm trước ở nhà về cách thiết

kế, biên dịch và mô phỏng một mạch điện đơn giản trên Quartus II

2.2 Nội dung thực hành

2.2.1 Vẽ mạch theo hàm 1

Sinh viên tiến hành vẽ mạch theo hàm logic sau đây, sau đó tiến hành mô phỏnghoạt động của mạch bằng phần mềm và nạp vào kit DE2 để thử nghiệm hoạt độngcủa mạch

F ( A , B ,C )= AB+ ´A C

a Tạo một project Quartus, đặt tên Thiết kế mạch.

Trang 4

c Biên dịch để phân tích, tổng hợp và tạo ra file sof

Trang 5

d Mô phỏng mạch trên wareform

Trang 8

Kết quả waveform cho thấy đúng với bảng sự thật.

f Nạp file thực thi lên FPGA

Trang 9

Q=(( NOT A)∨B)∧( A∨B∨C)∧( NOT C )

2 Biên dịch để phân tích, tổng hợp và tạo ra file sof

Trang 10

3 Mô phỏng mạch trên wareform

Trang 13

Kết quả waveform cho thấy đúng với bảng sự thật.

5 Nạp file thực thi lên FPGA

Trang 15

3 Biên dịch để phân tích, tổng hợp và tạo ra file sof

Trang 16

4 Mô phỏng mạch trên wareform

Trang 18

Kết quả waveform cho thấy đúng với bảng sự thật.

6 Nạp file thực thi lên FPGA

Trang 19

Dựa vào bảng sự thật và nạp file lên FPGA thì:

Trang 21

3 Biên dịch để phân tích, tổng hợp và tạo ra file sof

Trang 22

4 Mô phỏng mạch trên wareform

Trang 24

 Kết quả waveform cho thấy đúng với bảng sự thật.

6 Nạp file thực thi lên FPGA

Ngày đăng: 29/01/2015, 05:49

HÌNH ẢNH LIÊN QUAN

4. Bảng sự thật - Báo cáo buổi 2 nhập môn mạch số
4. Bảng sự thật (Trang 11)
5. Bảng sự thật - Báo cáo buổi 2 nhập môn mạch số
5. Bảng sự thật (Trang 17)
5. Bảng sự thật - Báo cáo buổi 2 nhập môn mạch số
5. Bảng sự thật (Trang 23)

TỪ KHÓA LIÊN QUAN

w