1. Trang chủ
  2. » Giáo Dục - Đào Tạo

Đề tài thí nghiệm các dạng mạch lọc trong y sinh

8 431 1

Đang tải... (xem toàn văn)

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 8
Dung lượng 463,6 KB

Các công cụ chuyển đổi và chỉnh sửa cho tài liệu này

Nội dung

Cơ sở lý thuyết Mạch lọc thông thấp được thiết kế để cho qua tất cả các tần số có giá trị nhỏ hơn tần số cắt fc, ngược lại với các tần số lớn hơn tần số cắt fc sẽ bị triệt tiêu.. Hình

Trang 1

BÀI THÍ NGHIỆM: CÁC DẠNG MẠCH LỌC

I MẠCH LỌC THÔNG THẤP

1 Mục đích

• Tìm hiểu nguyên lý làm việc, khảo sát đặc tuyến tần số của mạch lọc thông thấp bậc

2 (2 cực) sử dụng IC thuật toán – IC 741

2 Các thiết bị cần dùng trong bài thí nghiệm, gồm:

• Máy phát tín hiệu (dạng hình sin) tần số thấp có dải tần từ 20Hz đến 20KHz

• Oscilloscope 2 kênh

• Bộ thí nghiệm Biosignal Processing Circuits

3 Cơ sở lý thuyết

Mạch lọc thông thấp được thiết kế để cho qua tất cả các tần số có giá trị nhỏ hơn tần số cắt (fc), ngược lại với các tần số lớn hơn tần số cắt fc sẽ bị triệt tiêu Hình vẽ dưới đây mô tả đặc tuyến tần số lý tưởng và đặc tuyến tần số thực tế của một bộ lọc thông thấp

Hình 1: Đặc tuyến lý tưởng và thực tế của bộ lọc thông thấp

Trong bộ thí nghiệm, chúng ta khảo sát mạch lọc thông thấp ButterWorth 2 cực (bậc 2)

Ở đây ta bắt gặp thuật ngữ “cực”, số cực ở trong các bộ lọc được xác định bằng số lượng mạch RC ở trong mạch lọc Đối với bộ lọc ButterWorth, mỗi cực ứng với độ dốc của đặc tuyến là 20dB/decade

Yêu cầu về hệ số truyền đạt của mạch lọc thông thấp bậc 2 – ButterWorth là K<1.586, tần số cắt fc được định nghĩa là tần số mà tại đó hệ số truyền đạt của mạch lọc giảm giảm đi

2 lần (hay -3dB)

4 Nội dung bài thí nghiệm

4.1 Sơ đồ mạch nguyên lý

Dưới đây là sơ đồ nguyên lý mạch lọc thông thấp bậc 2 (2 cực) với hai mắt lọc RC, đó là

R25-C5, R26-C4 và tần số cắt của mạch là:

5 4 26 25

2

1

C C R R

fc

π

= Và hệ số truyền đạt của mạch được tính như sau: K = 1 + R28/R27

ΔfB

fC

K(dB)

f

-3dB

fC

f

ΔfB

K

Trang 2

R27 10K

R25

10K

-12V

-+

3

R26

10K

C4 0.01

R28 2.7K

C5

0.02

+12V

Hình 2: Sơ đồ nguyên lý mạch lọc thông thấp bậc 2

4.2 Các bước tiến hành thí nghiệm

ü Bật công tắc xoay chiều về vị trí ON

ü Bật công tắc nguồn một chiều về vị trí ON

ü Nối máy phát tín hiệu và kênh CH1 của Oscilloscope vào đầu vào IN của mạch (thiết lập tín hiệu vào có biên độ 1 VPP)

ü Mắc kênh CH2 của Oscilloscope vào đầu OUT của mạch điện

ü Thay đổi tần số tín hiệu vào (fv) từ 50Hz đến 2KHz và quan sát tín hiệu ra (Ur) trên màn hình Oscilloscope trong dải tần từ 50Hz đến 2KHz

Lưu ý: khảo sát kỹ vùng tần số mà biên độ tín hiệu ra thay đổi

5 Báo cáo thí nghiệm

5.1 Tính hệ số truyền đạt K và tần số cắt fc của mạch lọc theo công thức lý thuyết với các giá trị linh kiện cho trong mạch

5.2 Vẽ đặc tuyến tần số của mạch lọc theo các giá trị tần số và biên độ đã đo được theo hai dạng sau:

Trong đó:

v

r U

U

K = ; K dB = 20logK 5.3 Tính hệ số truyền đạt K và tần số cắt fc theo đồ thị thực nghiệm

5.4 So sánh đặc tuyến tần số vừa vẽ được với đặc tuyến tần số trong lý thuyết Giải thích sự sai số giữa lý thuyết và thực nghiệm

II MẠCH LỌC THÔNG CAO

fV (Hz)

K

fV (Hz)

KdB

Trang 3

• Tìm hiểu nguyên lý làm việc, khảo sát đặc tuyến tần số của mạch lọc thông cao bậc 2 (2 cực) sử dụng IC thuật toán – IC 741

2 Các thiết bị cần dùng trong bài thí nghiệm, gồm:

• Máy phát tín hiệu (dạng hình sin) tần số thấp có dải tần từ 20Hz đến 20KHz

• Oscilloscope 2 kênh

• Bộ thí nghiệm Biosignal Processing Circuits

3 Cơ sở lý thuyết

Mạch lọc thông cao được thiết kế để cho qua tất cả các tần số có giá trị lớn hơn tần số cắt (fc), ngược lại với các tần số nhỏ hơn tần số cắt fc sẽ bị triệt tiêu Hình vẽ dưới đây mô tả đặc tuyến tần số lý tưởng và đặc tuyến tần số thực tế của một bộ lọc thông cao

Hình 1: Đặc tuyến lý tưởng và thực tế của bộ lọc thông cao

Trong bộ thí nghiệm, chúng ta khảo sát mạch lọc thông cao ButterWorth bậc 2, với hệ số truyền đạt của mạch lọc K<1.586, fc là tần số cắt của mạch

4 Nội dung bài thí nghiệm

4.1 Sơ đồ mạch nguyên lý

R32 10K

R30 15K

-12V

-+ 3

R29 33K

C8

0.01

IN

OUT

R31 2.7K

C7

0.01

+12V

Hình 2: Sơ đồ nguyên lý mạch lọc thông cao bậc 2

Trên đây là sơ đồ nguyên lý mạch lọc thông cao bậc 2 với hai mắt lọc RC, đó là R29-C8,

R30-C7 và tần số cắt của mạch là:

8 7 30 29

2

1

C C R R

fc

π

= Và hệ số truyền đạt của mạch được tính như sau: K = 1 + R31/R32

4.2 Các bước tiến hành thí nghiệm

ü Bật công tắc xoay chiều về vị trí ON

ü Bật công tắc nguồn một chiều về vị trí ON

fC

K(dB)

f

-3dB

fC

f

K

Trang 4

ü Nối máy phát tín hiệu và kênh CH1 của Oscilloscope vào đầu vào IN của mạch (thiết lập tín hiệu vào có biên độ 1 VPP)

ü Mắc kênh CH2 của Oscilloscope vào đầu OUT của mạch điện

ü Thay đổi tần số tín hiệu vào (fv) từ 50Hz đến 2KHz và quan sát tín hiệu ra (Ur) trên màn hình Oscilloscope Hãy ghi lại giá trị tần số và biên độ tín hiệu ra (Ur) trên màn hình Oscilloscope trong dải tần từ 50Hz đến 2KHz

Lưu ý: khảo sát kỹ vùng tần số mà biên độ tín hiệu ra thay đổi

5 Báo cáo thí nghiệm

5.1 Tính hệ số truyền đạt K và tần số cắt fc của mạch lọc theo công thức lý thuyết với các giá trị linh kiện cho trong mạch

5.2 Vẽ đặc tuyến tần số của mạch lọc theo các giá trị tần số và biên độ đã đo được theo hai dạng sau:

v

r U

U

K = ; K dB = 20logK 5.3 Tính hệ số truyền đạt K và tần số cắt fc theo đồ thị thực nghiệm

5.4 So sánh đặc tuyến tần số vừa vẽ được với đặc tuyến tần số trong lý thuyết Giải thích sự sai số giữa lý thuyết và thực nghiệm

fV (Hz)

K

fV (Hz)

KdB

Trang 5

III MẠCH LỌC THÔNG DẢI

1 Mục đích

• Tìm hiểu nguyên lý làm việc, khảo sát đặc tuyến tần số của mạch lọc thông dải nhiều vòng hồi tiếp sử dụng IC thuật toán - IC741

2 Các thiết bị cần dùng trong bài thí nghiệm

• Máy phát tín hiệu (dạng hình sin) tần số thấp có dải tần từ 20Hz đến 20KHz

• Oscilloscope 2 kênh

• Bộ thí nghiệm Biosignal Processing Circuits

3 Cơ sở lý thuyết

Mạch lọc thông dải là mạch được tạo ra bằng cách ghép mạch lọc thông thấp với mạch lọc thông cao Đặc tuyến tần số của mạch được đặc trưng bởi tần số trung tâm f0 và dải thông

ΔfB Khi tần số đưa vào mạch mà nhỏ hơn tần số cắt fC1 và lớn hơn tần số cắt fC2 thì bị triệt tiêu Ngược lại, trong dải tần từ fC1 đến fC2 thì tần số được cho qua Hình vẽ dưới đây mô tả đặc tuyến tần số lý tưởng và đặc tuyến tần số thực tế của một bộ lọc thông dải

Hình : Đặc tuyến lý tưởng và thực tế của một bộ lọc thông dải

Mạch lọc thông dải bậc hai dùng nhiều vòng hồi tiếp, sử dụng trong thí nghiệm là loại mạch lọc ButterWorth bậc 2 nhiều vòng hồi tiếp, dải thông ΔfB = fC2 – fC1, fC1 : tần số cắt ở phía tần thấp (khi K giảm đi 2 lần), fC2 : tầnsố cắt ở phía tần cao (khi K giảm đi 2 lần)

4 Nội dung thực hành

4.1 Sơ đồ mạch nguyên lý

R33

10K

-12V

-+ 3

2

6

R34 10K

C9

0.068m

IN

OUT

R35

27K

C10

203

+12V

Hình: Sơ đồ nguyên lý mạch lọc thông dải

f0 fC2

ΔfB

K

f

ΔfB

f0 fC2

fC1

K(dB)

-3dB

Trang 6

Trên đây là sơ đồ nguyên lý mạch lọc thông dải nhiều vòng hồi tiếp

Hệ số truyền đạt của mạch được tính bởi công thức:

33

35

2 R

R

K =

Tần số trung tâm của mạch f0 là:

10 9 35 34 33 0

)

//

( 2

1

C C R R R

f

π

= Lưu ý: Trị số của C9 phải lớn hơn C10

Dải thông ΔfB = f0 /Q; trong đó Q = π.f0.Rf.C ; mà C = C9.C10

Việc tính tần số cắt fC1 và fC2 có thể căn cứ theo giá trị của Q để tính một cách gần đúng

ü Nếu Q ≥ 2, ta có:

2

0

C

f f

2

0

C

f f

ü Nếu Q < 2:

2 2

1 1

2

0

C

f Q

f

⎠

⎞

⎜⎜

⎝

⎛

+

2 2

1 1

2

0

C

f Q

f

⎠

⎞

⎜⎜

⎝

⎛

+

4.2 Các bước tiến hành thí nghiệm

ü Bật công tắc xoay chiều về vị trí ON

ü Bật công tắc nguồn một chiều về vị trí ON

ü Nối máy phát tín hiệu và kênh CH1 của Oscilloscope vào đầu vào IN của mạch (thiết lập tín hiệu vào có biên độ 1 VPP)

ü Mắc kênh CH2 của Oscilloscope vào đầu OUT của mạch điện

ü Thay đổi tần số tín hiệu vào (fv) từ 50Hz đến 2KHz và quan sát tín hiệu ra (Ur) trên màn hình Oscilloscope Hãy ghi lại giá trị tần số và biên độ tín hiệu ra (Ur) trên màn hình Oscilloscope trong dải tần từ 50Hz đến 2KHz

Lưu ý: khảo sát kỹ vùng tần số mà biên độ tín hiệu ra thay đổi

5 Báo cáo tí nghiệm

5.1 Tính hệ số truyền đạt K, tần số trung tâm, dải thông và tần số cắt của mạch lọc theo công thức lý thuyết với các giá trị linh kiện cho trong mạch

5.2 Vẽ đặc tuyến tần số của mạch lọc theo các giá trị tần số và biên độ đã đo được theo hai dạng sau:

Trong đó:

v

r U

U

K = ; K dB = 20logK 5.3 Tính hệ số truyền đạt K và tần số cắt f C1 và f C2 theo đồ thị thực nghiệm

5.4 So sánh đặc tuyến tần số vừa vẽ được với đặc tuyến tần số trong lý thuyết Giải thích sự sai số giữa lý thuyết và thực nghiệm

IV MẠCH LỌC TRIỆT DẢI

1 Mục đích

fV (Hz)

K

fV (Hz)

KdB

Trang 7

• Tìm hiểu nguyên lý làm việc, khảo sát đặc tuyến tần số của mạch lọc triệt dải nhiều vòng hồi tiếp sử dụng IC thuật toán - IC741

2 Các thiết bị cần dùng trong bài thí nghiệm

• Máy phát tín hiệu (dạng hình sin) tần số thấp có dải tần từ 20Hz đến 20KHz

• Oscilloscope 2 kênh

• Bộ thí nghiệm Biosignal Processing Circuits

3 Cơ sở lý thuyết

Mạch lọc triệt dải là mạch được tạo ra bằng cách ghép mạch lọc thông thấp với mạch lọc thông cao, sau đó cộng tín hiệu ra của hai mạch này Đặc tuyến tần số của mạch được đặc trưng bởi tần số trung tâm f0 và dải thông ΔfB Khi tín hiệu đưa vào mạch có tần số lớn hơn tần số cắt fC1 và nhỏ hơn tần số cắt fC2 thì bị triệt tiêu Ngược lại, tín hiệu đưa vào mạch có tần số nhỏ hơn fC1 và lớn hơn fC2 thì tần số được cho qua Hình vẽ dưới đây mô tả đặc tuyến tần số lý tưởng và đặc tuyến tần số thực tế của một bộ lọc triệt dải

Hình : Đặc tuyến lý tưởng và thực tế của một bộ lọc triệt dải

Mạch lọc triệt dải bậc 2 dùng nhiều vòng hồi tiếp, sử dụng trong thí nghiệm là loại mạch lọc ButterWorth bậc 2 nhiều vòng hồi tiếp, dải thông ΔfB = fC2 – fC1, fC1 là tần số cắt ở phía tần thấp (khi K giảm đi 2 lần), fC2 là tầnsố cắt ở phía tần cao (khi K giảm đi 2 lần)

4 Nội dung thí nghiệm

4.1 Sơ đồ mạch nguyên lý

R36 2.7K

-12V

R37 5.6K

-+ 3

2

6

R38 100K

C11 0.01

IN

OUT

R39 100K C12 0.01

+12V

Hình: Sơ đồ nguyên lý mạch lọc triệt dải Trên đây là sơ đồ nguyên lý mạch lọc triệt dải nhiều vòng hồi tiếp

v Xác định hệ số truyền đạt

Do ở tần số f >fC1, tụ C12 gần như ngắn mạch với đầu ra nên khi đó mạch có hệ số truyền đạt ≈ 1 Vì vậy nên chọn cả ở phía tần số thấp (f < fC1) cũng có hệ số truyền đạt ≈ 1, để đặc

f

-3dB

ΔfB

fC1

K(dB)

f0 fC2

ΔfB

fC1

f

K

Trang 8

tuyến tần số của mạch được đều nhau torng các dải tần số mà mạch lọc cho qua Do vậy, với mạch lọc triệt dải dùng nhiều vòng hồi tiếp thường có hệ số truyền đạt ≈ 1

Tần số trung tâm của mạch f0:

12 11 39 36

0

2

1

C C R R

f

π

=

Dải thông ΔfB = f0 /Q ; trong đó Q = π.f0.Rf.C ; mà C = C11.C12

Việc tính tần số cắt fC1 và fC2 có thể căn cứ theo giá trị của Q để tính một cách gần đúng

ü Nếu Q ≥ 2, ta có:

2

0

C

f f

2

0

C

f f

ü Nếu Q < 2, ta có:

2 2

1 1

2

0

C

f Q

f

⎠

⎞

⎜⎜

⎝

⎛

+

2 2

1 1

2

0

C

f Q

f

⎠

⎞

⎜⎜

⎝

⎛

+

4.2 Các bước tiến hành thí nghiệm

ü Bật công tắc xoay chiều về vị trí ON

ü Bật công tắc nguồn một chiều về vị trí ON

ü Nối máy phát tín hiệu và kênh CH1 của Oscilloscope vào đầu vào IN của mạch (thiết lập tín hiệu vào có biên độ 1 VPP)

ü Mắc kênh CH2 của Oscilloscope vào đầu OUT của mạch điện

ü Thay đổi tần số tín hiệu vào (fv) từ 50Hz đến 2KHz và quan sát tín hiệu ra (Ur) trên màn hình Oscilloscope Hãy ghi lại giá trị tần số và biên độ tín hiệu ra (Ur) trên màn hình Oscilloscope trong dải tần từ 50Hz đến 2KHz

Lưu ý: khảo sát kỹ vùng tần số mà biên độ tín hiệu ra thay đổi

5 Báo cáo thí nghiệm

5.1 Tính tần số trung tâm f 0 , tần số cắt f C1 và f C2 của mạch lọc theo công thức lý thuyết với các giá trị linh kiện cho trong mạch

5.2 Vẽ đặc tuyến tần số của mạch lọc theo các giá trị tần số và biên độ đã đo được theo hai dạng sau:

Trong đó:

v

r U

U

K = ; K dB = 20logK 5.3 Tính hệ số truyền đạt K và tần số cắt f C1 và f C2 theo đồ thị thực nghiệm

5.4 So sánh đặc tuyến tần số vừa vẽ được với đặc tuyến tần số trong lý thuyết Giải thích sự sai số giữa lý thuyết và thực nghiệm

fV (Hz)

K

fV (Hz)

KdB

Ngày đăng: 03/06/2016, 16:19

HÌNH ẢNH LIÊN QUAN

Hình 1: Đặc tuyến lý tưởng và thực tế của bộ lọc thông thấp - Đề tài thí nghiệm các dạng mạch lọc trong y sinh
Hình 1 Đặc tuyến lý tưởng và thực tế của bộ lọc thông thấp (Trang 1)
Hình 2: Sơ đồ nguyên lý mạch lọc thông thấp bậc 2 - Đề tài thí nghiệm các dạng mạch lọc trong y sinh
Hình 2 Sơ đồ nguyên lý mạch lọc thông thấp bậc 2 (Trang 2)
Hình 2: Sơ đồ nguyên lý mạch lọc thông cao bậc 2 - Đề tài thí nghiệm các dạng mạch lọc trong y sinh
Hình 2 Sơ đồ nguyên lý mạch lọc thông cao bậc 2 (Trang 3)
Hình 1: Đặc tuyến lý tưởng và thực tế của bộ lọc thông cao - Đề tài thí nghiệm các dạng mạch lọc trong y sinh
Hình 1 Đặc tuyến lý tưởng và thực tế của bộ lọc thông cao (Trang 3)
Hình : Đặc tuyến lý tưởng và thực tế của một bộ lọc thông dải - Đề tài thí nghiệm các dạng mạch lọc trong y sinh
nh Đặc tuyến lý tưởng và thực tế của một bộ lọc thông dải (Trang 5)
Hình : Đặc tuyến lý tưởng và thực tế của một bộ lọc triệt dải - Đề tài thí nghiệm các dạng mạch lọc trong y sinh
nh Đặc tuyến lý tưởng và thực tế của một bộ lọc triệt dải (Trang 7)

TỪ KHÓA LIÊN QUAN

🧩 Sản phẩm bạn có thể quan tâm

w