Các bước thực hiện phản ánh trở kháng: 1 Tương đương đoạn DS của FET bằng điện trở rds nối tiếp nguồn áp µv1 [cực dương ở S].
Trang 1Với vgs = vi ⇒ 1 ( // )
//
1 )
/ 1 (
1
L ds m f
L ds f m
i
ds
R R
r R g
v
v
⎠
⎞
⎜
⎜
⎝
⎛
+
−
−
=
=
−
= - 12
Zi =
v
f f
ds i
i i
A
R R
v v
v i
v
−
=
−
=
1 /
)
v o
ds
r R i
v i
//
0
=
=
= 13 KΩ
6.6.3 Mạch theo nguồn (Source follower – CD):
Mạch CD:
DCLL: VDD = vDS + iDS (Rs1 + Rs2)
Điện áp phân cực: VGSQ = - IDSQ Rs1
Thông thường, để Q nằm giữa DCLL: vDS ≈ (VDD / 2) >> VGSQ ⇒ Rs1 << Rs2
Trang 2Mạch tương đương tín hiệu nhỏ: (Giả sử bỏ qua R1 rất lớn)
Trở kháng ngõ ra (nhìn từ Rs):
0
=
=
i
v o
s o
i
v Z
Ngõ ra: vs = µvgs + iords
Do vi = 0 → vgs = - vs
⇒ vs = - µvs + iords
⇒ Zo =
1 +
r
≈
m
g1 (Giả sử µ >> 1)
Độ lợi áp hở mạch (không có Rs):
g
s R
v
v
v A
s
=
∞
→ '
Trang 3 Trở kháng ngõ vào:
i
g i
i
v
Để xác định Zi, sử dụng nguồn tương đương Thevenin ngõ ra:
⇒
s m
s m s
m
s v g
s i
s v
R g
R g R
g
R A v
v v
v A
+
× +
= +
=
=
=
1 1 /
1
'
µ µ
Với giả sử R1 >> Rs2: iiR1 = vg – va ≈ vg - s
s s
R R
R
1 2
2
s s
s A v R R
R
1 2
2
+
⇒
i
g i
i
v
2 1
2 1
1
1
s s
s
R R
R R
+
× +
− µ
µ ≈ (µ + 1)R1 (Giả sử Rs2 >> Rs1)
Nhận xét: Giống như mạch Emitter Follower (BJT): Zi lớn; Zo nhỏ; Av ≈ 1
Trang 46.6.4 Phản ánh trở kháng:
Xét mạch sau:
Mạch tương đương tin hiệu nhỏ:
Trang 5⇒
d ds s
gs ds
R r
R
v v v
i
+ +
− +
trong đó: vgs = v1 – v2 – ids Rs
⇒
d ds s
ds
R r
R
v v
v i
+ + +
+
− +
=
) 1 (
) 1
3 1
µ
µ
µ ⇒ Mạch tương đương khi phản ánh vào cực D:
Trang 6Viết lại:
) 1 /(
) 1 /(
) 1 /(
) 1
1
+ +
+ +
− + +
+
=
µ µ
µ µ
µ
d ds
s
ds
R r
R
v v
v
Trang 7 Các bước thực hiện phản ánh trở kháng:
1) Tương đương đoạn DS của FET bằng điện trở rds nối tiếp nguồn áp (µv1) [cực dương ở S] Xem đoạn mạch này gắn liền với phần mạch cực D
2) Phản ánh vào D:
Giữ nguyên phần mạch cực D và đoạn tương đương DS Phần mạch cực S × (µ + 1)
3) Phản ánh vào S:
Giữ nguyên phần mạch cực S Phần mạch cực D và đoạn tương đương DS : (µ + 1)
Ví dụ: Phân tích lại mạch CD bằng cách phản ánh trở kháng vào phần mạch cực S Mạch tương đương: