Thiết kế, lắp ráp, khảo sát mạch logic tuần tự 3.. Hoàn thành công việc thiết kế, lắp ráp, khảo sát và ghi lại số liệu của các bài tậpthực hành trong mục 2 theo đúng các buổi thực hành d
Trang 1TRƯỜNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI
Sinh viên thực hiện: Nhóm 6 – chiều thứ 3
Hà Nội, Ngày 8 tháng 6 năm 2025
Trang 2PHIẾU GIAO BÀI THỰC HÀNH SỐ 1 – KIỂM TRA TX2
HỌC PHẦN ĐIỆN TỬ SỐ - FE6002
I Thông tin chung
Họ và tên sinh viên :
1 Trần Duy Mạnh MSV: 2023605159
2 Phạm Văn Lộc MSV: 2023601514
Nhóm: 6- chiều thứ 3 Lớp: FE6002.10 Khoá: 18
II Nội dung thực hiện:
1 Tên chủ đề: Thiết kế, lắp ráp, khảo sát mạch điện tử số cơ bản (L3)
2 Hoạt động của sinh viên:
2.1 Thiết kế, lắp ráp, khảo sát mạch logic tổ hợp
2.2 Thiết kế, lắp ráp, khảo sát mạch logic tuần tự
3 Sản phẩm:
3.1 Hoàn thành công việc thiết kế, lắp ráp, khảo sát và ghi lại số liệu của các bài tậpthực hành trong mục 2 theo đúng các buổi thực hành dưới sự hướng dẫn của giảng viên.3.2 Báo cáo thực hành thông qua báo cáo kỹ thuật
Trang 3Phần B Khảo sát mạch logic tuần tự
2.1 Thiết kế, lắp ráp và khảo sát bộ đếm thuận, nhị phân, đồng bộ với Kđ = 4 sử dụng
Trang 4Hà Nội, ngày 8 tháng 6 năm 2025
Trang 5Phần A Khảo sát mạch logic tổ hợp
1.2 Thiết kế, lắp ráp, khảo sát mạch cộng, trừ nhị phân một bit
Mạch bán cộng (HA - Half Adder)
Yêu Cầu:
Sinh viên biết dùng bìa Karnaugh và quy tắc Demorgan để tối thiểu hóa và thiết lập hàm Logic cho mạch
Từ hàm Logic đã có vẽ sơ đồ nguyên lý Logic, và thực hiện mạch
Nắm vững quy tắc của phép cộng Logic và ý nghĩa tín hiệu nhớ
Trang 6+ Khi đầu vào Ai là 0 và đầu vào của Bi là 1 thì đầu ra Ci là 0 (Led khôngsáng) và Si là 1 (Led sáng )
+ Khi đầu vào Ai là 1 và đầu vào của Bi là 0 thì đầu ra Ci là 1 (Led sáng) và Si
Trang 7là 0 (Led không sáng)
1.3 Thiết kế, lắp ráp, khảo sát mạch cộng, trừ nhị phân 4 bit sử dụng IC 7483
Mạch cộng (FA – Full Adder)
Yêu Cầu:
Sinh viên biết dùng bìa Karnaugh và quy tắc Demorgan để tối thiểu hóa và thiết lập hàm Logic cho mạch
Từ hàm Logic đã có vẽ sơ đồ nguyên lý Logic, và thực hiện mạch
Nắm vững quy tắc của phép cộng Logic và ý nghĩa tín hiệu nhớ
Trang 9Dựa vào bảng trạng thái ta có thể dùng hai con Led được hai đầu ra Si và Ci
Khi các đầu vào Ai, Bi,C_(i-1) là 0 thì đầu ra của Ci và Si là 0 (2 Led không sáng)
Khi các đầu vào Ai, Bi,C_(i-1) là 1 thì đầu ra của Ci và Si là 1 ( Led sáng )
Khi các đầu vào Ai, Bi là 0 và C_(i-1)là 1 thì đầu ra của Ci là 0 (Led không sáng ) và Si
Trang 10 Trừ :
1.3.4 Sơ đồ thiết kế
1.3.5 Sơ đồ lắp ráp
Trang 11Dựa vào bảng trạng thái ta có thể dùng hai con Led được hai đầu ra Si và Ci
+ Khi các đầu vào Ai, Bi,C_(i-1) là 0 thì đầu ra của Ci và Hi là 0 (2 Led không sáng)+ Khi các đầu vào Ai, Bi,C_(i-1) là 1 thì đầu ra của Ci và Hi là 1 ( Led sáng )
+ Khi các đầu vào Ai, Bi là 0 và C_(i-1)là 1 thì đầu ra của Ci và Hi là 1 (Led sáng)
+ Khi các đầu vào Ai, C_(i-1) là 0 và Bi là 1 thì đầu ra của Ci và Hi là 1 (Led sáng)+ Khi các đầu vào Bi, C_(i-1) là 1 và Ai là 0 thì đầu ra của Ci là 1 (Led sáng ) và Hi là 0
Trang 12+ Khi các đầu vào Ai, Bi là 1 và C_(i-1)là 0 thì đầu ra của Ci và Hi là 0 (Led không sáng)
1.4 Thiết kế, lắp ráp, khảo sát mạch phân kênh (DEMUX 1-4), mạch hợp kênh (MUX 4-1) sử dụng IC cổng logic cơ bản.
Trang 14+Ta dùng một đèn ở đầu Y để nhận biết
+A1 và A0 dựa vào bảng trạng thái chúng ta sẽ biết A1; A0 sẽ là Vcc hay GND
Trang 151.5 Thiết kế, lắp ráp, khảo sát mạch giải mã (DECODER 2-4), mã hóa (ENCODER
A B
A
Trang 171.6.2 Sơ đồ thiết kế
Trang 18- Một mạch dạng giải mã rất hay sử dụng trang hiện thị của Led 7 đoạn đó là mạch giải
mã BCD sang Led 7 đoạn mạch này phức tạp hơn nhiều so với mạch giải mã BCD sangthập phân đã nói bởi vì mạch này phải cho ta tổ hợp có nhiều đường ra lên cao xuốngthấp hơn (tùy loại đèn Led Anode chung hay Kathode chung để làm các đoạn Led cầnthiết sáng tạo nên các số hay kí tự Led 7 đoạn của một số đèn được cấu trúc 7 đoạn led
có chung Anode (AC) hay Kathode (KC) được sắp xếp thành hình số 8 ô vuông ngoài racòn có 1 Led con dùng làm dấu thông qua mạch giải mã các chân ra của Led được sắpxếp thành hai hàng riêng biệt
- Để đèn Led hiển thị một số nào đó thì các thanh Led tương ứng phải sáng lên do đó cácthanh led phải đc phân cực
Phần B Khảo sát mạch logic tuần tự
2 1 Thiết kế, lắp ráp và khảo sát bộ đếm thuận, nhị phân, đồng bộ với Kđ = 4 sử dụng D-FF
Trang 202.1.3 Phân tích kết quả thực hành
Sau khi lắp ráp và khảo sát mạch thành công , mạch chạy ổn định cho ra kết quả hiển thịtrên led 7 thanh Mạch bắt đầu đếm thuận theo chu trình 0→1→2→3 và lặp lại tuầnhoàn cho đến khi ta không còn cấp nguồn cho mạch
2.2 Thiết kế, lắp ráp và khảo sát bộ đếm ngược, nhị phân, đồng bộ với Kđ = 4 sử dụng FF-D
Trang 222.2.2 Sơ đồ lắp ráp
2.2.3 Phân tích kết quả thực hành
-Sau khi lắp ráp và khảo sát mạch thành công , mạch chạy ổn định cho ra kết quả hiển thịtrên led 7 thanh Mạch bắt đầu đếm thuận theo chu trình 3→2→1→0 và lặp lại tuầnhoàn cho đến khi ta không còn cấp nguồn cho mạch
2.3 Thiết kế, lắp ráp và khảo sát bộ đếm thuận, nhị phân, đồng bộ với Kđ = 8 sử dụng FF-JK
Trang 262.4.2 Sơ đồ lắp ráp
2.4.3 Phân tích kết quả thực hành
Sau khi lắp ráp và khảo sát mạch thành công, mạch chạy ổn định cho ra kết quả hiển thịtrên Led 7 thanh Khi được cấp nguồn mạch bắt đầu đếm thuận theo chu trình 7 > 6 > 5 >
4 > 3 > 2 > 1 > 0 và lặp lại vòng tuần hoàn cho đến khi ta ngừng cấp nguồn cho mạch
2.5 Thiết kế, lắp ráp và khảo sát bộ đếm thuận/nghịch, nhị phân, đồng bộ với Kđ =
Trang 290 >1>2>3> 4 > 5 > 6 >7 và lặp lại vòng tuần hoàn cho đến khi ta ngừng cấp nguồn.
2.7 Thiết kế, lắp ráp và khảo sát bộ ghi dịch 8 bit sử dụng FF-JK và IC cổng logic
cơ bản (nếu cần).
2.7.1 Sơ đồ thiết kế
- Số bit của bộ ghi dịch là: n>=log28=3 (Cần sử dụng 3 FF)
- Chọn chu trình chuyển biến trạng thái (sử dụng đồ hình 3 bit):
Trang 322.7.3 Phân tích đánh giá kết quả
Dựa vào mô phỏng kết quả hiển thị trên Led 7 thanh Khi mạch được cấp nguồn bắt đầu
đếm ngược với chu trình 0 >1>3>7> 6 > 5 > 2 >4 và lặp lại vòng tuần hoàn cho đến khi
Trang 342.9.Thiết kế mạch điều khiển đèn LED sáng lan tắt dần với chiều dài L = 10.
Q8
Q7
Q6
Q5
Q4
Q3
Q2
Q1
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
Trang 35Phương trình đầu vào kích:
Trang 362.10.Thiết kế lắp ráp mạch hiển thị số thập phân từ 00 đến 99 sử dụng IC 7490.
Sơ đồ lắp ráp:
Phân tích kết quả thực hành:
- Sau khi lắp ráp và khảo sát thành công, cấp nguồn cho mạch đèn sáng hiển thịtrên Led 7 thanh từ 00 cho đến 99 và vòng lặp cứ như vậy cho đến khi ngừng cấp nguồn