1. Trang chủ
  2. » Tất cả

LAB 1 laboratory manual digital systems giới thiệu mạch thiết kế, mô phỏng và thực hiện mạch điện đơn giản hóa bằng các IC tự chọn

12 7 0
Tài liệu đã được kiểm tra trùng lặp

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 12
Dung lượng 780,53 KB

Các công cụ chuyển đổi và chỉnh sửa cho tài liệu này

Nội dung

ĐẠI HỌC QUỐC GIA THÀNH PHỐ HỒ CHÍ MINH TRƯỜNG ĐẠI HỌC BÁCH KHOA LAB 1 Laboratory Manual Digital Systems LỚP L23 NHÓM HK 221 NGÀY NỘP 05/11/2022 Giảng viên hướng dẫn Phan Đình Thế Duy Sinh viên thực hi[.]

Trang 1

ĐẠI HỌC QUỐC GIA THÀNH PHỐ HỒ CHÍ MINH

TRƯỜNG ĐẠI HỌC BÁCH KHOA



LAB 1 Laboratory Manual Digital Systems

LỚP L23 - NHÓM - HK 221 NGÀY NỘP 05/11/2022 Giảng viên hướng dẫn: Phan Đình Thế Duy

Sinh viên thực hiện Mã số sinh viên

Nguyễn Phước Trọng 2213674

Thành phố Hồ Chí Minh – 2022

Trang 2

BÁO CÁO

1 Bài 1

1.1 Mô tả mạch

- Giới thiệu mạch: Thiết kế, mô phỏng và thực hiện mạch điện đơn giản hóa bằng các IC tự chọn

- Công thức của mạch

Z = (A and B) or C

1.2 Bảng trị thực

1.3 Netlist logic gate

- Mô tả sơ lược về netlist:

Trang 3

- Bảng các linh kiện, thiết bị sử dụng.

3 1x Đèn LED Hiển thị Output Z

4 Dây dẫn

- Hình chụp Netlists:

1.5 Kết quả mô phỏng

VD: Kết quả mô phỏng trùng với Bảng trị thực đã xây dựng

 Mạch được xây dựng và thiết kế đúng với yêu cầu

2 Bài 2

Câu a

2.1 Mô tả mạch

- Giới thiệu mạch: Thiết kế, mô phỏng và thực hiện mạch điện đơn giản hóa bằng các IC 7404s, 7408s, 7432s

- Công thức của mạch

X = AB + C´

Trang 4

2.2 Netlist logic gate

- Mô tả sơ lược về netlist: X = A AND B OR C´

2.3 Netlists thực nghiệm

- Bảng các linh kiện, thiết bị sử dụng

4 1x Đèn LED Hiển thị Output X

5 Dây dẫn

Trang 5

- Hình chụp Netlists:

2.4 Kết quả mô phỏng

Kết quả mô phỏng trùng với Bảng trị thực đã xây dựng

 Mạch được xây dựng và thiết kế đúng với yêu cầu

Câu b

2.1 Mô tả mạch

- Giới thiệu mạch: Thiết kế, mô phỏng và thực hiện mạch điện đơn giản hóa bằng các IC 7404s, 7408s, 7432s

- Công thức của mạch

Y = (A + B) C´

Trang 6

2.2 Netlist logic gate

- Mô tả sơ lược về netlist: Y = (A OR B) AND C´

2.3 Netlists thực nghiệm

- Bảng các linh kiện, thiết bị sử dụng

4 1x Đèn LED Hiển thị Output Y

5 Dây dẫn

- Hình chụp Netlists:

Trang 7

2.4 Kết quả mô phỏng

Kết quả mô phỏng trùng với Bảng trị thực đã xây dựng

 Mạch được xây dựng và thiết kế đúng với yêu cầu

3 Bài 3

Câu a

3.1 Mô tả mạch

- Giới thiệu mạch: Thiết kế, mô phỏng và thực hiện mạch điện đơn giản hóa bằng các IC 7404s, 7408s, 7432s

Trang 8

- Chức năng của mạch (không bắt buộc): Nếu đầu vào N và MP khác nhau thì sẽ cho ra mức logic 1

- Công thức của mạch

Z = (M+N) ( M´ +P) ( N´ + ´P )

= (M M´ + MP + N M´ + NP) ( N´ + ´P )

=( 0 + MP + N M´ + NP) ( N´ + ´P )

= N´ MP + N´ N M´ + N´ NP + ´P MP + ´P N M´ + ´P NP

= N´ MP + 0 + 0 + 0 + N M ´P´ + 0

= N´ MP + N M ´P´

3.2 Netlist logic gate

- Mô tả sơ lược về netlist:

Trang 9

3.3 Netlists thực nghiệm

- Bảng các linh kiện, thiết bị sử dụng

4 1x Đèn LED Hiển thị Output Z

5 Dây dẫn

- Hình chụp Netlists:

3.4 Kết quả mô phỏng

Kết quả mô phỏng trùng với Bảng trị thực đã xây dựng

 Mạch được xây dựng và thiết kế đúng với yêu cầu

Trang 10

Câu b

3.1 Mô tả mạch

- Giới thiệu mạch: Thiết kế, mô phỏng và thực hiện mạch điện đơn giản hóa bằng các IC 7404s, 7408s, 7432s

- Công thức của mạch

W = A´ (A+B) + (B+AA)(A+ B´ )

= A A´ + A B+(B+ A)´ A +¿

¿ B´ )

= 0 + A B+´ ¿ ¿ AB + B B´ + AA + A B´ )

= A B+´ ¿ AB + 0 + A + A B´

= A + A B´ + AB + A B´

= A + B + A

=A + B

Trang 11

- Mô tả sơ lược về netlist:

3.3 Netlists thực nghiệm

- Bảng các linh kiện, thiết bị sử dụng

2 1x Đèn LED Hiển thị Output W

3 Dây dẫn

- Hình chụp Netlists:

Trang 12

3.4 Kết quả mô phỏng

Kết quả mô phỏng trùng với Bảng trị thực đã xây dựng

 Mạch được xây dựng và thiết kế đúng với yêu cầu

Ngày đăng: 15/11/2022, 05:05

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN

🧩 Sản phẩm bạn có thể quan tâm

w